Buscar

Avaliação Final - Arquitetura de Computadores II Revisão da tentativa

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 4 páginas

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

Iniciado em Saturday, 1 Apr 2023, 22:47
Estado Finalizada
Concluída em Saturday, 1 Apr 2023, 23:16
Tempo
empregado
29 minutos 17 segundos
Avaliar 7,0 de um máximo de 10,0(70%)
Questão 1
Correto Atingiu 1,0 de 1,0
Em termos de organização e arquitetura de computadores, o DMA (Direct Memory Access) é uma
funcionalidade implementada nos processadores e sistemas de computação em geral. Essa funcionalidade
principal está relacionada quando:
a. Para ler ou escrever os dados da memória ou para a memória, usando o DMA, o controlador necessita executar uma rotina de
interrupção para avisar a CPU.
b. A CPU se apodera de ciclos do barramento que estão em execução para atender a dispositivos de E/S.
c. A CPU tem precedência sobre o controlador de E/S na utilização do barramento.
d. O barramento EISA se conecta à outra extremidade periférica de alta largura de banda.
e. O controlador de E/S usa o DMA
para ler ou escrever dados de/ou
para a memória; ele não necessita
de intervenção da CPU.

A resposta está correta porque o DMA (Direct Memory Access) é um recurso comum implementado
nos processadores atuais, visando melhorar o desempenho e aumentar a velocidade de acesso aos
dados. O processo consiste em ler ou gravar os dados diretamente no dispositivo de E/S que
solicitaram a intervenção, sem ocupar o processador para essa tarefa.
Questão 2
Correto Atingiu 1,0 de 1,0
A maioria das instruções opera sobre dados, mas outras, não. Os fabricantes de computadores regularmente
agrupam instruções por categorias. Assinale a alternativa correta que corresponde a essas categorias:
a. Processamento de dados;
Armazenamento de dados;
Movimentação de dados; Controle.

A resposta está correta, pois essas categorias determinam os diferentes tipos de instruções que
o processador terá de executar. Sem essa divisão, a movimentação dos dados entre CPU,
memórias e E/S estaria fadada ao desperdício de tempo e erros nos ciclos de instrução
determinados pelos sistemas.
b. ULA, UCP, armazenamento de registros e movimentação de registros.
c. Processamento informações, Controle de memória e E/S.
d. E/S, posições de memória e UCP.
e. Controle de dados, Posições de memória, UCP e ULA.
Questão 3
Correto Atingiu 1,0 de 1,0
A linguagem de máquina, ou linguagem de baixo nível por meio do montador gera um código objeto que será
executado através de um código binário executável. Qual ferramenta/técnica que realiza essa transformação
de um código objeto para um código executável?
a. Linguagem de montagem.
b. .
c. Conectores.

d. Compilador.
e. Montador.
f. Link editor. 
A resposta está correta, pois o ligador – ou link editor – tem por objetivo coletar
procedimentos traduzidos separadamente e ligá-los uns aos outros para que eles
possam executar como uma unidade chamada código executável (o program
Questão 4
Correto Atingiu 1,0 de 1,0
Os barramentos são utilizados para comunicação entre os diversos componentes do computador. É um
conjunto de fios que conduzem sinais elétricos entre os diversos componentes do computador. Quais seriam
os três tipos de barramentos de comunicação de um computador?
a. Paralelo, controle e dados.
b. Controle, instrução e dados.
c. Dados, endereços e controle. 
A resposta está correta porque praticamente todos os componentes que formam a UCP, como o
processador, a memória RAM, placas de vídeo e diversos outros itens de E/S, são conectados à
placa-mãe por meio desses barramentos. Portanto, os barramentos de dados, endereços e controle
são essenciais para interligar os componentes do sistema.
d. Endereços, instrução e serial.
e. Instrução, paralelo e serial.
Questão 5
Correto Atingiu 1,0 de 1,0
O tempo gasto pelo processador para a realização de uma operação é muitas vezes menor que o tempo do
ciclo de memória, e isso ocasiona uma demora demasiada em todo o processamento. Qual é o dispositivo de
memória entre o processador e a memória principal que reduz esse tempo de ciclo?
a. Memória secundária.
b. Memória externa.
c. Memória cache. 
A resposta está correta porque quando uma solicitação de acesso à memória principal é gerada,
ela é apresentada primeiro à memória cache. Se ela não puder atendê-la, essa solicitação é
direcionada à memória principal. Dessa forma, a memória cache pode servir de buffer entre a
CPU e a memória principal.
d. Memória principal.
e. Registrador.
Questão 6
Incorreto Atingiu 0,0 de 1,0
A função básica desempenhada por um computador é executar um programa constituído por um “conjunto
de instruções” armazenadas na memória. Qual deve ser a funcionalidade de execução de um conjunto de
instruções de um sistema computacional?
a. Realizar a operação indicada na instrução. 
b. Buscar a instrução lendo-a do seu local da memória para o processador.
c. Executar cada instrução de forma paralela.
d. instruções na memória, uma de cada vez, e [(2)] executa uma a uma. Esse processo envolve várias operações.
e. Procurar instruções por ordem de tamanho na memória principal.

f. Priorizar a instrução para determinar o tipo de operação a ser realizado e o operando a ser utilizado.
Questão 7
Incorreto Atingiu 0,0 de 1,0
Existem vários métodos para indicar a localização de um dado referenciado e instruções, em que é ineficiente
usar o dado armazenado na memória principal (um contador, por exemplo), pois ele tem o seu valor fixo no
início da operação, sendo atualizado ao longo do processamento. No sentido de sanar esse problema, deve-
se:
a. Usa o barramento de dados, o qual contém 8, 16 ou 32 caminhos, em que cada linha transmite somente um bit simultaneamente
e é responsável pela transmissão de dados. Sua largura e velocidade de comunicação influenciam muito o rendimento do
computador.
b. Usa o artifício de transferir tal contador (dado) para um registrador fixo disponível no processador até que a execução do
programa seja finalizada.
c. Usa as instruções, pois elas são transmitidas ao processador para serem interpretadas e executadas por meio de sinais
elétricos representados pelos bits 1 ou 0.

d. Usa as interrupções, pois elas permitem que um processador execute outra tarefa enquanto uma operação de E/S está em
andamento.
e. Usa somente os dados do tipo lógico, também conhecidos como valores booleanos, que podem assumir um de dois valores:
verdadeiro – bit 1 – ou falso – bit 0.
Questão 8
Incorreto Atingiu 0,0 de 1,0
As arquiteturas RISC e CISC apresentam características específicas, principalmente considerando a
quantidade de instruções. Com relação ao modo de acesso à memória, uma das principais características da
arquitetura RISC seria:
a. Em até dois operandos por instrução.
b. Instruções simples em número reduzido. 
c. Somente pelas instruções load/store.
d. Acesso através de várias instruções.
e. Conjunto único de instruções.
Questão 9
Correto Atingiu 1,0 de 1,0
Os processadores vetoriais têm como objetivo executar tarefas por meio de operações aritméticas de vetores
ou matrizes de números de ponto flutuante. Qual seria a similaridade de um processador vetorial?
a. Multiprocessadores RISC em paralelo com processadores CISC.
b. Processador RISC (Reduced Instruction Set Computing).
c. .
d. Processadores de processamento paralelo de um conjunto de instruções.
e. . O processador vetorial SIMD tem como característica principal a sua eficiência na execução de uma sequência de operações
em pares de elementos de dados.
f. Processador CISC (Complex Instruction Set Computing).
g. Processador SIMD (Single Instruction, Multiple Dat 

Questão 10
Correto Atingiu 1,0 de 1,0
Os dados do tipo lógico ou denominados de valores booleanos assumem valores binários, um (1) ou zero (0),
verdadeiro ou falso. Já os operadores lógicos manipulam esses valores. Qual seria o operador lógico que
resulta em um valor verdadeiro se os dois valores de entrada da operação forem verdadeiros?
a. Operador OR.
b. Operador AND. 
A resposta está correta porque em uma operações booleana em que o
resultado é verdadeiro e as variáveis da operaçãosão também verdadeiras, o
operador utilizado é o AND ou ‘E’ lógico.
c. Operador XOR
d. Operador EOR
e. Operador NOT.
Terminar revisão
Aula 06 - Organização e Hiera… Seguir para... Aula 01 - Algoritmo 

https://ava.cenes.com.br/mod/quiz/view.php?id=1912
https://ava.cenes.com.br/mod/resource/view.php?id=472&forceview=1
https://ava.cenes.com.br/mod/resource/view.php?id=473&forceview=1

Continue navegando