Prévia do material em texto
Disc.: DGT0281 - ARQUITETURA DE COMPUTADORES Período:
Aluno: Matrícula:
Data: Turma:
Lupa
RETORNAR À AVALIAÇÃO
Atenção
1. Veja abaixo, todas as suas respostas gravadas no nosso banco de dados.
2. Caso você queira voltar à prova clique no botão "Retornar à Avaliação".
3. Não esqueça de finalizar a avaliação colocando o código verificador no campo no final da página.
1a Questão (Ref.: 202109662751)
Algumas instruções de máquina são corriqueiras, por exemplo, operações de desvio
de controle de execução e movimentação de dados. Analisando a instrução de
máquina a seguir:
ADD A, B, C
Podemos concluir que ela possui:
Três operadores, três operandos.
Um operando, três operadores.
Quatro operadores.
Dois operadores, dois operandos.
Um operador, três operandos.
2a Questão (Ref.: 202108803218)
Depois de buscarem os dados na memória, os processadores interpretam o que
fazer, por exemplo, que a operação a ser executada é a de somar, e depois
executam a operação propriamente dita. Cada operação a ser executada é
identificada e definida por um conjunto de bits denominado:
Operador.
Ciclo de Instrução.
Microcódigo.
Instrução de Máquina.
Dígito binário.
3a Questão (Ref.: 202108566101)
Suponha que, para efeitos de aprendizagem em arquitetura de computadores
(ignorando vários detalhes de implementação), você decidiu criar uma
https://simulado.estacio.br/provas_emcasa_linear_preview.asp
javascript:ir_finalizar();
javascript:diminui();
javascript:aumenta();
javascript:alert('C%C3%B3digo da quest%C3%A3o: 6109912/n/nStatus da quest%C3%A3o: Liberada para Uso.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5250379/n/nStatus da quest%C3%A3o: Liberada para Uso.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5013262/n/nStatus da quest%C3%A3o: Liberada para Uso.');
https://simulado.estacio.br/provas_emcasa_linear_preview.asp
representação de conjunto de instruções hipotético muito simples e limitado para
operações aritméticas de inteiros positivos com dois operandos, de um
processador de 4 bits, cuja palavra de dados é de 4 bits.
É gasto 1 ciclo de instrução para cada palavra, e a quantidade de ciclos para
execução de uma determinada instrução (operadores e operandos) é igual à
quantidade de palavras dessa instrução.
O conjunto de instruções está representado a seguir:
Qual é o resultado em binário da operação 1101 1001 0100?
0011
0101
0010
0100
0001
4a Questão (Ref.: 202108514075)
Para realizar as conversões e operações necessárias, considere:
• Os valores como potências da base 10;
javascript:alert('C%C3%B3digo da quest%C3%A3o: 4961236/n/nStatus da quest%C3%A3o: Liberada para Uso.');
• Os resultados expressos com os números escritos por extenso (não usar
notação científica, como, por exemplo, 1 x 103).
Dica: calcular usando a unidade de medida padrão como base de cálculo
(bits ou Bytes).
A operação 64 MB + 400 KB é igual a:
464 GB
0,000644 GB
0,0464 GB
0,0644 GB
64400 GB
5a Questão (Ref.: 202108830465)
Assinale a alternativa que apresenta a sequência correta da saída (S) da Tabela Verdade
para o circuito lógico, conforme a seguinte entrada de dados:
1 1 1 1
0 1 1 1
1 1 0 1
0 0 1 1
0 1 0 0
6a Questão (Ref.: 202108830561)
Assinale a alternativa que apresenta a sequência correta da saída (S) da Tabela
Verdade para o circuito lógico, conforme a seguinte entrada de dados:
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5277626/n/nStatus da quest%C3%A3o: Liberada para Uso.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5277722/n/nStatus da quest%C3%A3o: Liberada para Uso.');
01110111
10001000
11100111
11111100
10101010
7a Questão (Ref.: 202108777902)
A arquitetura RISC (Reduced Instruction Set Computer) apresenta um conjunto
restrito de instruções, executadas de forma altamente eficiente.
Uma das desvantagens desta arquitetura é:
O aumento do uso de registradores.
A grande variedade de instruções disponíveis.
O aumento do consumo de energia do processador.
A necessidade de conversão de código de alto nível em diversas instruções
em Assembly, aumentando o número de instruções a serem executadas.
A grande necessidade de uso da memória.
8a Questão (Ref.: 202109661477)
A colocação de memória cache no projeto de um computador é um artifício para
melhorar sua performance. Quanto a essa memória, podemos afirmar que:
Fica presente no disco rígido e melhora a velocidade de leitura do disco.
Fica presente no processador e aumenta a eficiência por ser mais rápida que a
memória principal.
Fica presente em um cartão USB e permite guardar em segurança os arquivos.
Fica presente na Memória RAM e melhora a performance, porque consegue
transferir dados mais rápidos para o processador.
Fica presente na placa-mãe e tem menor latência de transmissão.
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5225063/n/nStatus da quest%C3%A3o: Liberada para Uso.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 6108638/n/nStatus da quest%C3%A3o: Liberada para Uso.');
9a Questão (Ref.: 202109661853)
Com o crescimento da internet, foi necessário criar um sistema de endereçamento
para que se enviassem os datagramas ao destino correto. Originalmente, era
chamado apenas de endereço IP, mas, hoje, chama-se Ipv4.
Assinale a opção que representa um endereço IP válido:
200.100.30.25.42
312.0.255.100
8.8.44
8.8.4.4
925
10a Questão (Ref.: 202108839278)
Correlacione os exemplos abaixo com as seguintes classes, segundo a taxonomia de
Flynn:
I - Single Instruction Single Data
II - Single Instruction Multiple Data
III - Multiple Instruction Single Data
IV - Multiple Instruction Multiple Data
com
A - Computadores sequenciais
B - Sistemas multiprocessados
C - Máquina teórica
D - Processadores vetoriais
Assinale a correlação correta:
I-B, II-C, III-A, IV-B
I-A, II-B, III-C, IV-D
I-D, II-C, III-B, IV-A
I-A, II-D, III-C, IV-B
I-A, II-D, III-B, IV-C
javascript:alert('C%C3%B3digo da quest%C3%A3o: 6109014/n/nStatus da quest%C3%A3o: Liberada para Uso.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5286439/n/nStatus da quest%C3%A3o: Liberada para Uso.');