Buscar

Exercício - Eletrônica Digital - Circuitos Lógicos Sequenciais

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 4 páginas

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

08/11/2023, 20:08 Estácio: Alunos
https://simulado.estacio.br/alunos/ 1/4
Exercício por
Temas
 avalie sua aprendizagem
Para as Olimpíadas de 2016 foi encomendado o projeto do circuito de controle de um placar eletrônico para os
jogos de basquete. Tal circuito é apresentado no esquema a seguir, onde o contador de 8 bits armazena o número
de pontos de uma determinada equipe. O contador inicia a partida zerado e é incrementado a cada pulso de clock
(CLK), sempre que estiver com a entrada de enable (ENB) ativa.
O circuito lógico combinacional responsável por produzir os sinais D1 e D0 dos �ip-�ops recebe como entrada uma
palavra binária de dois bits (X1X0), que representa o número de pontos da cesta que deve ser computado no placar.
Assim, se X1X0= 10, por exemplo, o contador deverá ser incrementado duas vezes. Dessa forma, o circuito anterior
deverá operar de acordo com o diagrama de estados apresentado a seguir, em que o número dentro de cada círculo
representa o estado Q1Q0 dos �ip-�ops.
ELETRÔNICA DIGITAL
Lupa  
 
DGT0120_202303097395_TEMAS
Aluno: WELLINGTON CARVALHO DA SILVA Matr.: 202303097395
Disc.: ELETRÔNICA DIGITAL  2023.3 FLEX (G) / EX
Prezado (a) Aluno(a),
Você fará agora seu EXERCÍCIO! Lembre-se que este exercício é opcional, mas não valerá ponto para sua avaliação. O
mesmo será composto de questões de múltipla escolha.
Após responde cada questão, você terá acesso ao gabarito comentado e/ou à explicação da mesma. Aproveite para se
familiarizar com este modelo de questões que será usado na sua AV e AVS.
CIRCUITOS LÓGICOS SEQUENCIAIS
 
1.
javascript:voltar();
javascript:voltar();
javascript:voltar();
javascript:voltar();
javascript:diminui();
javascript:diminui();
javascript:aumenta();
javascript:aumenta();
08/11/2023, 20:08 Estácio: Alunos
https://simulado.estacio.br/alunos/ 2/4
De acordo com o diagrama de estados anterior, a expressão lógica booleana que deve ser empregada para produzir
o sinal de controle D1 é:
A �gura a seguir ilustra um contador síncrono de três bits. Inicialmente, o nível lógico das três saídas o circuito, bits
A, B e C, são iguais a zero. Após aplicação e três pulsos e clock, o sinal presente nas saídas do contador na sequência
ABC, será:
Contadores são circuitos digitais amplamente utilizados para a manipulação de dados e são construídos a partir da
ligação de �ip-�ops em cascata. A �gura a seguir mostra um exemplo de contador.
Data Resp.: 08/11/2023 20:02:19
Explicação:
Resposta correta: 
 
2.
010
101
110
100
111
Data Resp.: 08/11/2023 20:03:52
Explicação:
Resposta correta: 101
 
3.
Q1
¯̄¯̄̄ ¯̄
Q0 +
¯̄¯̄̄ ¯̄
Q0X0
Q1
¯̄¯̄̄ ¯̄
Q0X0 +
¯̄¯̄̄ ¯̄
Q0X1
¯̄¯̄̄ ¯̄
Q1
¯̄¯̄̄ ¯̄
Q0 + Q1X1
¯̄¯̄¯̄¯
X0
¯̄¯̄̄ ¯̄
Q1
¯̄¯̄̄ ¯̄
Q0X1 + Q1Q0
¯̄¯̄̄ ¯̄
Q1Q0 +
¯̄¯̄̄ ¯̄
Q0X0
¯̄¯̄̄ ¯̄
Q1
¯̄¯̄̄ ¯̄
Q0X1 + Q1Q0
08/11/2023, 20:08 Estácio: Alunos
https://simulado.estacio.br/alunos/ 3/4
Em relação a contadores digitais, considere as a�rmativas a seguir:
 
I - O contador assíncrono tem um sinal de clock único externo aplicado a todos os estágios ao mesmo tempo.
II - O valor máximo de contagens que um contador que utiliza 4 �ip-�ops pode atingir é 32.
III - É possível fazer a contagem de valores que não sejam potências de 2 combinando contadores comuns com
portas lógicas conhecidas.
 
É(são) correta(s) APENAS a(s) a�rmativa(s):
Considerando que os �ip-�ops da �gura comecem zerados, o número de estados que se repetem inde�nidamente
é:
I
II e III
II
III
I e II
Data Resp.: 08/11/2023 20:05:23
Explicação:
Resposta correta: III
 
4.
3
8
5
6
4
08/11/2023, 20:08 Estácio: Alunos
https://simulado.estacio.br/alunos/ 4/4
Assinale a alternativa correta:
Data Resp.: 08/11/2023 20:06:11
Explicação:
Veja que o controlador possui 3 ligações. Essas três ligações correspondem aos 3 estados que se repetem
inde�nidamente.
 
5.
Os multivibradores biestáveis se dividem em regatilháveis e não regatilháveis.
O multivibrador monoestável tem um estado estável, no qual pode permanecer inde�nidamente.
O multivibrador astável pode ser utilizado para guardar informação.
Os multivibradores biestáveis são muito utilizados para gerar sinais de relógio (clock).
Os �ip-�ops são multivibradores monoestáveis.
Data Resp.: 08/11/2023 20:08:04
Explicação:
Resposta correta: O multivibrador monoestável tem um estado estável, no qual pode permanecer
inde�nidamente.
    Não Respondida      Não Gravada     Gravada
Exercício por Temas inciado em 08/11/2023 19:59:17.

Continue navegando