Buscar

SISTEMAS DIGITAIS Atividade 3 (A3)

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 3 páginas

Prévia do material em texto

Questão 1
Correto
Atingiu 1,00 de
1,00
Questão 2
Correto
Atingiu 1,00 de
1,00
Questão 3
Incorreto
Atingiu 0,00 de
1,00
Questão 4
Correto
Atingiu 1,00 de
1,00
Iniciado em sábado, 2 dez 2023, 11:56
Estado Finalizada
Concluída em sábado, 2 dez 2023, 12:27
Tempo
empregado
30 minutos 56 segundos
Avaliar 5,00 de um máximo de 10,00(50%)
Dentro dos sistemas lógicos sequenciais, podemos encontrar os circuitos registradores, cujo objetivo consiste em armazenar palavras de vários bits. Registradores podem ser classi�cados em função de como os seus �ip-�ops encontram-se interligados (caso estejam). Uma dessas con�gurações permite que o conteúdo
armazenado seja deslocado a cada pulso de clock. Nesse caso, estamos falando sobre os registradores de deslocamento. Para essa questão, analise o funcionamento do circuito ilustrado a seguir:
Fonte: Elaborada pelo autor, 2019.
Suponha que, inicialmente, o valor armazenado no registrador seja “1110”.
Que alternativa representa o valor armazenado no registrador após dois pulsos de clock?
a. 1000.
b. 1100.
c. 0001.
d. 0000.
e. 0011. 
Os sistemas digitais podem ser classi�cados em dois grandes grupos: os sistemas lógicos combinacionais e os sistemas lógicos sequenciais. Em relação aos sistemas lógicos combinacionais, os componentes básicos de mais baixo nível de abstração são representados pelas portas lógicas.
Por sua vez, nos sistemas lógicos sequenciais, os componentes de mais baixo nível de abstração são os latches e os �ip-�ops, mesmo que esses sejam formados por portas lógicas.
A partir dessas informações, marque as a�rmativas a seguir com “V” de verdadeiro ou com “F” de falso.
( ) Latches e �ip-�ops servem para armazenar informações. Cada componente tem a capacidade de armazenar um único bit. Não existem, portanto, diferenças entre eles.
( ) A diferença básica consiste em seu momento de ativação. No caso do latch possuir uma entrada de “enable” (habilitação), a informação poderá ser carregada no latch em todo o semiciclo de ativação do sinal de habilitação. Por sua vez, o �ip-�op é ativado apenas nas transições de subida ou de descida do sinal de
habilitação (também denominado como clock).
( ) Para armazenar uma palavra de n bits, são necessários n latches ou �ip-�ops.
( ) Tanto latches quanto �ip-�ops podem possuir sinais PR (preset) e CL (clear). Tais sinais têm prioridade sobre os valores apresentados em sua(s) entrada(s) e sobre o sinal de habilitação ou clock.
Agora, assinale a alternativa que traz a sequência correta.
a. V; F; F; F.
b. F; V; V; V 
c. V; F; V; V.
d. F; V; V; F.
e. V; V; F; V.
Um registrador de deslocamento pode ser construído por intermédio da utilização de �ip-�ops do tipo “D”. Para tanto, caso, por exemplo, o deslocamento seja para a direita, a saída “Q” de um �ip-�op deve ser conectado à entrada “D” do �ip-�op à sua direita. Porém, como a entrada “D” já se encontra conectada à saída
“Q” do �ip-�op anterior (à sua esquerda), como fazemos para carregar uma nova palavra?
A partir dessas informações, marque as a�rmativas a seguir com “V” de verdadeiro ou com “F” de falso.
( ) A entrada “D” pode ser conectada à saída de um MUX que recebe, como entradas, a saída do �ip-�op à esquerda e um bit da palavra a ser carregada. O bit de seleção indica se o registrador fará o deslocamento ou fará a carga de uma nova palavra quando houver o pulso do clock.
( ) A entrada “D” pode ser conectada à saída do �ip-�op à esquerda e, conjuntamente, a um bit da palavra a ser carregada.
( ) A entrada “D” pode ser conectada à saída de uma porta “OR” que recebe, como entradas, a saída do �ip-�op à esquerda e um bit da palavra a ser carregada. Assim, o �ip-�op da direita recebe o valor do �ip-�op à esquerda, ou o da palavra a ser carregada.
( ) A carga da nova palavra pode ser realizada de forma assíncrona por meio dos sinais “PR” (preset) e “CL” (clear). Caso tais sinais operem com a lógica positiva (ou seja, ativados no nível “1”), o bit da palavra a ser carregado é associado a uma porta “AND” para conectar à entrada “PR” e o complemento desse bit é
direcionado a outra porta “AND”, a partir da qual se conecta à entrada “CL”. As entradas restantes das duas portas “AND” receberão um sinal de controle que indicará se a operação do registrador será deslocamento (sinal de controle igual a “0”) ou se corresponderá a carga de uma nova palavra (sinal de controle igual a
“1”).
Agora, assinale a alternativa que traz a sequência correta.
a. V; F; F; V.
b. V; V; F; V. 
c. F; V; V; F.
d. F; F; F; V.
e. V; F; V; V.
Em diversas ocasiões, como enfeites de placas comerciais e luzes natalinas, surge a necessidade de se implementar luzes sequenciais. Um conjunto de luz sequencial consiste em um conjunto de luzes em que apenas uma será acesa em um determinado momento. Os acendimentos serão realizados na sequência,
acendendo uma e apagando a outra.
Assim, analise as possibilidades a seguir.
I. Para se obter o efeito de luzes sequenciais podemos usar um registrador de deslocamento em anel, em que apenas um �ip-�op terá o valor lógico “1”. Tal valor irá percorrer todos os �ip-�ops; a cada pulso de clock, o valor “1” é deslocado para o �ip-�op vizinho e, quando chegar ao último, será reciclado ao primeiro
�ip-�op. Cada saída “Q” estará, então, ligada a uma lâmpada.
II. Para se obter o efeito de luzes sequenciais, ligaríamos as lâmpadas às saídas “Q” de �ip-�ops do tipo “RS”. As entradas “RS” serão interconectadas em cada �ip-�op. Cada �ip-�op receberá, em suas entradas interconectadas “RS”, a saída “Q” do �ip-�op à sua esquerda. Para a con�guração inicial, deve-se garantir que
apenas um �ip-�op tenha armazenado o valor lógico “1”.
III. Para se obter o efeito de luzes sequenciais, ligaríamos as lâmpadas às saídas “Q” de �ip-�ops do tipo “RS”. Cada �ip-�op receberá, em sua entrada “R”, a saída complementada, e, em sua entrada “S”, a própria saída “Q” do �ip-�op à sua esquerda. Para a con�guração inicial, deve-se garantir que apenas um �ip-�op
tenha armazenado o valor lógico “1”.
IV. A frequência do deslocamento das lâmpadas estará diretamente associada à frequência do sinal de clock a ser inserido nos �ip-�ops.
Agora, assinale a alternativa que traz apenas a(s) correta(s).
a. IV, apenas.
b. II, III e IV.
c. I, III e IV. 
d. I e IV.
e. I, II e IV.
Guia Digital Carreiras e Internacionalização NAP CPA Responsabilidade Socioambiental
Minhas Disciplinas Minhas Bibliotecas
1 GC 
https://codely-fmu-content.s3.amazonaws.com/Moodle/GuiaDigital/Guia+digital/index.html
https://carreiras.fmu.br/
https://codely-fmu-content.s3.amazonaws.com/Moodle/NAP/inicial/nap/fmu/index.html
https://codely-fmu-content.s3.amazonaws.com/Moodle/CPA/landing_CPA/index.html
https://portal.fmu.br/sustentabilidade
https://ambienteacademico.com.br/
https://ambienteacademico.com.br/
https://ambienteacademico.com.br/course/view.php?id=236
Questão 5
Correto
Atingiu 1,00 de
1,00
Questão 6
Incorreto
Atingiu 0,00 de
1,00
Questão 7
Incorreto
Atingiu 0,00 de
1,00
Questão 8
Incorreto
Atingiu 0,00 de
1,00
Questão 9
Correto
Atingiu 1,00 de
1,00
Um componente multiplexador pode ser utilizado para vários propósitos, ainda que dentro da funcionalidade básica de seleção de entradas. Dessa forma, um MUX tem, em sua saída, o valor apresentado pela entrada selecionada. A seleção se dá por intermédio de uma palavra de seleção. Para essa questão, analise o
circuito a seguir:
Fonte: Elaborada pelo autor, 2019.
No circuito, temos um componente denominado “contador”, cujo objetivo é produzir a sequência 0 → 1 → 2 → 3 de forma constante, a cada pulso de clock. No MUX do circuito, o pino 14 (Enable – Habilitação) é ativado quando inserido o valor lógico “0” e o pino 2 representa a saída (“S”). Os pinos 7 e 9 representam os
bits de seleção do MUX. Imagine, no caso, que a palavra “A” (formada pelos bits “A3”, “A2”, “A1” e “A0”) é fornecida por algum dispositivo conectado às entradas do MUX.
A partir dessas informações, marque as a�rmativas a seguircom “V” de verdadeiro ou com “F” de falso.
( ) Caso a palavra “A”, gerada pelo dispositivo externo, seja gerada a uma frequência de 1 Hz e a contagem sequencial do contador seja de 4 Hz, temos um conversor paralelo-serial.
( ) Caso o pino 14 do MUX estiver no nível “1”, a saída “S” �cará constante no nível lógico “0”.
( ) Os bits de seleção representam qual bit da palavra gerada paralelamente será colocado na saída do MUX.
( ) A frequência da produção da palavra e a frequência da contagem são totalmente independentes.
Agora, assinale a alternativa que traz a sequência correta.
a. V; F; V; F.
b. V; V; V; F. 
c. V; V; F; F.
d. F; V; V; V.
e. F; F; F; V.
Registradores podem ser utilizados em diversas aplicações, tendo, portanto, diversas funcionalidades. Ao falarmos mais especi�camente sobre os registradores de deslocamento, cada funcionalidade pode ser obtida se interconectarmos as saídas “Q” às entradas “D” dos �ip-�ops vizinhos. Para essa questão, analise o
funcionamento do circuito ilustrado a seguir:
Fonte: Elaborada pelo autor, 2019.
Suponha que, inicialmente, o valor armazenado no registrador seja “0010”.
Que alternativa representa o valor armazenado no registrador após dois pulsos de clock?
a. 0011. 
b. 0000.
c. 0001.
d. 0100.
e. 1000.
Na matemática, em algumas situações, devemos utilizar o módulo de um número, o qual representa apenas sua parte positiva. Assim, o módulo de um número positivo é o próprio número e o módulo de um número negativo é o número invertido (multiplicado por “-1”). Por exemplo, o módulo de 5 vale o próprio valor
5. Por sua vez, o módulo de -7 é obtido pelo valor multiplicado por (-1), ou seja, resulta no valor 7. A noção de módulo pode ser aplicada a qualquer valor numérico, independentemente da base utilizada.
A partir dessas informações, analise as proposições a seguir.
I. O bit mais signi�cativo do número pode ser conectado ao bit de seleção de um MUX 2:1, de forma que ele possa selecionar o próprio número ou o inverso do número.
II. O inverso de um número pode ser obtido por intermédio de um circuito somador, que recebe, em uma de suas entradas, as saídas de portas “NOT”, e, na outra entrada, o valor 1. As portas “NOT” recebem em suas entradas os bits do número.
III. Para realizar o módulo, basta selecionar, por meio de um MUX cujo bit de seleção é o bit mais signi�cativo do número, o próprio número ou os bits do número passados por portas “NOT”.
IV. Basta aplicar o complemento 2 do número.
Agora, assinale a alternativa que traz somente a(s) correta(s).
a. I e III.
b. III e IV. 
c. I, apenas.
d. II e III.
e. I e II.
Os sistemas lógicos digitais podem ser encontrados em diversas áreas do nosso cotidiano, com funcionalidades especí�cas a cada necessidade. Mesmo havendo diversos exemplos de sistemas digitais, podemos classi�cá-los em função de sua forma básica de funcionamento e de suas funcionalidades. Assim, eles
podem pertencer a dois grandes grupos: sistemas lógicos combinacionais e sistemas lógicos sequenciais.
Dentre as a�rmativas abaixo, marque com “V” as verdadeiras e com “F”, a(s) falsa(s).
( ) Os sistemas lógicos combinacionais são aqueles em que o valor de saída depende única e exclusivamente dos valores apresentados às suas entradas.
( ) Como exemplos de sistemas lógicos combinacionais temos: decodi�cadores; registradores; multiplexadores.
( ) Sistemas lógicos sequenciais estão ligados à capacidade de armazenamento de informações.
( ) Os componentes básicos dos sistemas lógicos sequenciais são o latch e o �ip-�op.
Assinale a alternativa que traz a sequência correta.
a. F; F; V; V.
b. V; F; V; V.
c. V; F; F; V.
d. V; V; F; V. 
e. F; V; F; F.
Pensando nos registradores, podemos implementá-los de maneiras diferentes para conseguir atender várias demandas. Tais maneiras podem ser representadas por:
1. Registrador sem deslocamento
2. Registrador de deslocamento para direita, com a introdução do valor lógico “0” na entrada “D” do �ip-�op mais à esquerda
3. Registrador de deslocamento para a direita, com a introdução de um valor fornecido por um circuito externo na entrada “D” do �ip-�op mais à esquerda
4. Registrador de deslocamento em anel
Agora, associe os tipos apresentados acima às funcionalidades a seguir:
( ) conversor serial-paralelo.
( ) divisor por potência 2 (a cada pulso de clock ocorre a divisão por 2 do valor previamente armazenado).
( ) divisor de frequência.
( ) armazenamento básico de uma palavra.
Assinale a alternativa com a sequência de associação correta.
a. 3; 2; 4; 1. 
b. 3; 2; 1; 4.
c. 1; 4; 2; 3.
d. 2; 3; 4; 1.
e. 3; 4; 2; 1.
Guia Digital Carreiras e Internacionalização NAP CPA Responsabilidade Socioambiental
Minhas Disciplinas Minhas Bibliotecas
1 GC 
https://codely-fmu-content.s3.amazonaws.com/Moodle/GuiaDigital/Guia+digital/index.html
https://carreiras.fmu.br/
https://codely-fmu-content.s3.amazonaws.com/Moodle/NAP/inicial/nap/fmu/index.html
https://codely-fmu-content.s3.amazonaws.com/Moodle/CPA/landing_CPA/index.html
https://portal.fmu.br/sustentabilidade
https://ambienteacademico.com.br/
https://ambienteacademico.com.br/
https://ambienteacademico.com.br/course/view.php?id=236
Questão 10
Incorreto
Atingiu 0,00 de
1,00
Além do sistema de representação numérico binário BCD8421, existem outras formas para se representar um número. Uma delas consiste na utilização do sistema “2 entre 5” de representação numérica. A tabela a seguir ilustra a relação entre um valor, 3 bits, codi�cado em BCD8421 (bits “A”, “B” e “C”) e o seu
respectivo valor expresso em “2 entre 5” (bits “D3”, “D2”, “D1” e “D0”).
Fonte: Elaborada pelo autor, 2019.
Qual alternativa contém as expressões booleanas relativa às saídas “D4” e “D0”?
a. D4 = ~A.B; D0 = ~A.~B + ~A.C + A.B.~C.
b. D4 = A.~B; D0 = ~A.~B + ~A.C + A.B.~C.
c. D4 = A.B; D0 = ~A.~B + A.C + A.B.~C.
d. D4 = A.B; D0 = ~A.~B + ~A.C + A.B.~C.
e. D4 = A.B; D0 = ~A.~B + ~A.C + A.B.C. 
◄ Compartilhe Seguir para... Videoaula ►
Guia Digital Carreiras e Internacionalização NAP CPA Responsabilidade Socioambiental
Minhas Disciplinas Minhas Bibliotecas
1 GC 
https://ambienteacademico.com.br/mod/forum/view.php?id=1076977&forceview=1
https://ambienteacademico.com.br/mod/url/view.php?id=1076984&forceview=1
https://codely-fmu-content.s3.amazonaws.com/Moodle/GuiaDigital/Guia+digital/index.html
https://carreiras.fmu.br/
https://codely-fmu-content.s3.amazonaws.com/Moodle/NAP/inicial/nap/fmu/index.html
https://codely-fmu-content.s3.amazonaws.com/Moodle/CPA/landing_CPA/index.html
https://portal.fmu.br/sustentabilidade
https://ambienteacademico.com.br/
https://ambienteacademico.com.br/
https://ambienteacademico.com.br/course/view.php?id=236

Continue navegando