Buscar

organização e arquitetura de computadores av1

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 4 páginas

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

06/04/2024, 11:58 EPS
https://simulado.estacio.br/alunos/ 1/4
Disciplina: ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES  AV
Aluno: JOELSON CLEMENTINO RODRIGUES 202203008031
Turma: 9002
EEX0008_AV_202203008031 (AG)   25/05/2022 13:10:05 (F) 
Avaliação: 6,00 pts Nota SIA: 8,00 pts
 
00105-TETI-2006: LÓGICA DIGITAL  
 
 1. Ref.: 5284689 Pontos: 1,00  / 1,00
A partir da expressão: A + (B . C). Escolha a única alternativa que representa uma expressão equivalente.
A + C
A
A + B
 (A + B) . (A + C)
(A . B) + (A . C)
 2. Ref.: 5277626 Pontos: 1,00  / 1,00
Assinale a alternativa que apresenta a sequência correta da saída (S) da Tabela Verdade para o circuito lógico,
conforme a seguinte entrada de dados:
 1 1 0 1
0 0 1 1
1 1 1 1
0 1 0 0
0 1 1 1
 
00248-TETI-2006: COMPONENTES DE HARDWARE  
 
 3. Ref.: 6108690 Pontos: 1,00  / 1,00
O tipo de transmissão na qual o periférico é conectado ao dispositivo controlador ou interface de E/S por várias
linhas de transmissão de dados, de modo que a transferência de dados é realizada um bit em cada linha, com todos os
bits alinhados dentro do mesmo intervalo de tempo de transmissão é denominado:
Pulsar.
Purga.
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5284689.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5284689.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5277626.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5277626.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 6108690.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 6108690.');
06/04/2024, 11:58 EPS
https://simulado.estacio.br/alunos/ 2/4
Direta.
Serial.
 Paralela.
 4. Ref.: 5250379 Pontos: 0,00  / 1,00
Depois de buscarem os dados na memória, os processadores interpretam o que fazer, por exemplo, que a
operação a ser executada é a de somar, e depois executam a operação propriamente dita. Cada operação a
ser executada é identi�cada e de�nida por um conjunto de bits denominado:
Dígito binário.
Microcódigo.
 Ciclo de Instrução.
 Instrução de Máquina.
Operador.
 
00394-TETI-2006: PROCESSAMENTO EM PARALELO  
 
 5. Ref.: 5284714 Pontos: 1,00  / 1,00
Com relação a processadores, considere as a�rmativas a seguir.
I. Arquiteturas superescalares podem executar instruções concorrentemente em pipelines diferentes.
II. O superpipeline permite a execução de duas tarefas em um único ciclo de clock do processador.
III. Multiprocessadores simétricos compartilham a utilização da memória principal.
IV. A utilização de uma memória cache L2 compartilhada em processadores multicore é vantajosa em threads que
possuem alta localidade.
 
Assinale a alternativa correta:
 Somente as a�rmativas I, II e III são corretas.
Somente as a�rmativas II, III e IV são corretas.
Somente as a�rmativas III e IV são corretas.
Somente as a�rmativas I e IV são corretas.
Somente as a�rmativas I e II são corretas.
 
00403-TETI-2009: BASE COMPUTACIONAL  
 
 6. Ref.: 6108916 Pontos: 1,00  / 1,00
Uma tecnologia que alterou drasticamente os computadores foi o Circuito Integrado. A grande vantagem dessa
tecnologia é:
 Diminuição do consumo de energia do circuito.
 Diminuição de tamanho do circuito.
Novas funções no circuito.
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5250379.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5250379.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5284714.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5284714.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 6108916.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 6108916.');
06/04/2024, 11:58 EPS
https://simulado.estacio.br/alunos/ 3/4
Aumento da ventilação no circuito.
Redução do barulho na operação do circuito.
 7. Ref.: 6109014 Pontos: 0,00  / 1,00
Com o crescimento da internet, foi necessário criar um sistema de endereçamento para que se enviassem os
datagramas ao destino correto. Originalmente, era chamado apenas de endereço IP, mas, hoje, chama-se Ipv4.
Assinale a opção que representa um endereço IP válido:
 8.8.4.4
200.100.30.25.42
 8.8.44
925
312.0.255.100
 
00432-TETI-2009: REPRESENTAÇÃO DE DADOS  
 
 8. Ref.: 4961236 Pontos: 1,00  / 1,00
Para realizar as conversões e operações necessárias, considere:
 
Os valores como potências da base 10;
 
Os resultados expressos com os números escritos por extenso (não usar notação cientí�ca, como, por
exemplo, 1 x 103).
 
Dica: calcular usando a unidade de medida padrão como base de cálculo (bits ou Bytes).
 
A operação 64 MB + 400 KB é igual a:
 0,0644 GB
464 GB
0,0464 GB
64400 GB
0,000644 GB
 9. Ref.: 5007263 Pontos: 0,00  / 1,00
Suponha que, para efeitos de aprendizagem em arquitetura de computadores (ignorando vários detalhes de
implementação), você decidiu criar uma representação de conjunto de instruções hipotético muito simples e
limitado para operações aritméticas de inteiros positivos com dois operandos, de um processador de 4 bits,
cuja palavra de dados é de 4 bits.
 
javascript:alert('C%C3%B3digo da quest%C3%A3o: 6109014.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 6109014.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 4961236.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 4961236.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5007263.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5007263.');
06/04/2024, 11:58 EPS
https://simulado.estacio.br/alunos/ 4/4
É gasto 1 ciclo de instrução para cada palavra, e a quantidade de ciclos para execução de uma determinada
instrução (operadores e operandos) é igual à quantidade de palavras dessa instrução.
 
O conjunto de instruções está representado a seguir:
Sabendo que uma noti�cação de erro é emitida quando uma operação enviada ao processador não for
possível de ser realizada, qual das seguintes operações resultará no código 1111?
1110 0110 0101
 1110 1001 1000
1100 0011 0011
1010 0111 0111
 0011 0100 0101
 
00436-TETI-2006: ARQUITETURA CISC X RISC  
 
 10. Ref.: 5225067 Pontos: 0,00  / 1,00
Um projetista está interessado em criar um processador de arquitetura híbrida, buscando combinar as
melhores características das arquiteturas CISC e RISC.
Quais das seguintes características podem ser por ele empregadas?
Poucas instruções e poucos registradores.
 Endereçamento múltiplo e poucos registradores de uso geral.
Muitas instruções e muitos registradores.
Muitos registradores e pipeline e�ciente para as instruções comuns.
 Variadas instruções e pipeline e�ciente para as instruções mais comuns.
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5225067.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 5225067.');

Continue navegando