Baixe o app para aproveitar ainda mais
Prévia do material em texto
20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 1/12 APOL 2 PROTOCOLO: 2016061312744609427C0CLAUDECIR JOAO FELIX - RU: 1274460 Nota: 100 Disciplina(s): Arquitetura de Computadores Arquitetura de Computadores Data de início: 13/06/2016 12:37 Prazo máximo entrega: - Data de entrega: 13/06/2016 12:50 Questão 1/10 Nas definições da Álgebra de Boole apresentadas no material complementar de apoio didático pedagógico, sobre a Dualidade da Álgebra Booleana, é apresentado que "Existe um princípio especial na álgebra boleana denominado “princípio da dualidade”: Para uma equação boleana qualquer, se trocarmos as operações E (.) e operações OU (+) entre si assim como valores 0s e 1s entre si, obteremos uma equação igualmente válida. Considerando estas definições, assinale a Alternativa CORRETA que apresenta DUALIDADES válidas (corretas) A A + 0 = A A . 1 = A A + 1 = 1 A . 0 = 0 A + A = A A . A = A Você acertou! Apresentado no Slide 23/26 do material Complementar de Apoio Didático Pedagógico da Aula 3 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 2/12 B A + 0 = 0 A . 1 = A A + 1 = A A . 0 = 0 A + A = 0 A . A = A C A + 0 = A A . 1 = A A + 1 = 1 A . 0 = A A + A = 0 A . A = A D A + 0 = 0 A . 1 = 1 A + 1 = 1 A . 0 = 0 A + A = A A . A = A Questão 2/10 Nas definições da Álgebra de Boole apresentadas no material complementar de apoio didático pedagógico, sobre a Dualidade da Álgebra Booleana, é apresentado que "Existe um princípio especial na álgebra boleana denominado “princípio da dualidade”: Para uma equação boleana qualquer, se trocarmos as operações E (.) e operações OU (+) entre si assim como valores 0s e 1s entre si, obteremos uma equação igualmente válida. Considerando estas definições, assinale a Alternativa CORRETA que apresenta DUALIDADES válidas (corretas) A 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 3/12 A + 0 = A A . 1 = A A + 1 = 1 A . 0 = 0 A + A = A A . A = A B A + 0 = 0 A . 1 = A A + 1 = A A . 0 = 0 A + A = 0 A . A = A C A + 0 = A A . 1 = A A + 1 = 1 A . 0 = A A + A = 0 A . A = A D A + 0 = 0 A . 1 = 1 A + 1 = 1 A . 0 = 0 A + A = A A . A = A Questão 3/10 Foi apresentado na aula 2, no capítulo Memórias, uma pirâmide que representa a Hierarquia das memórias em 5 (Cinco) níveis. Você acertou! Apresentado no Slide 23/26 do material Complementar de Apoio Didático Pedagógico da Aula 3 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 4/12 I. Cache II. Memória Principal III. Fita/Discos Ópticos IV. Disco Magnético V. Registradores Assinale a alternativa CORRETA da ordem Hierárquica das memórias, utilizando 1 como TOPO da pirâmide e 5 como a base A A sequência correta, do TOPO para BASE é: I, II, III, IV, V B A sequência correta, do TOPO para BASE é: V, I, II, IV, III C A sequência correta, do TOPO para BASE é: V, IV, III, I, II Você acertou! Slide 24/42 da Aula 2 Capítulo 2.3.1. Hierarquias de Memória do Livro Organização Estruturada de Computadores do autor Andrew S. Tanenbaum, 6ª Edição – Disponível na Biblioteca Virtual (UNINTER) 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 5/12 D A sequência correta, do TOPO para BASE é: IV, III, I, II, V Questão 4/10 Duas arqquiteturas de processadores são amplamente definidas e comparadas. São elas as arquiteturas CISC e RISC. Sobre elas é CORRETO afirmar: I. CISC Computador com conjunto de instruções reduzido II. RISC Conjunto de instruções grande, operações de tamanhos variáveis, com formatos complexos. Executa múltiplas operações quando uma única instrução é dada. III. RISC Cada instrução executa apenas uma operação, todas do mesmo tamanho e com poucos formatos. Assinale a alternativa CORRETA A Apenas a alternativa II é CORRETA B TODAS alternativas estão CORRETAS C As alternativas II e III estão CORRETAS D Apenas a alternativa III é CORRETA Questão 5/10 As portas lógicas são apresentadas e definidas nos Slides do Material complementar de apoio didático pedagógico disponibilizado na Aula 3. A figura a seguir representa a porta do operador binário que necessita de pelo menos duas variáveis e representado pelo (.) multiplicação algébrica seguida da barra ou do apóstrofe. Assinale qual a alternativa CORRETA do nome desta porta lógica Você acertou! Slides 19 e 20 da Aula 2 RISC versus CISC CISC (Complex Instruction Set Computer) Computador com conjunto de instruções complexo Conjunto de instruções grande, operações de tamanhos variáveis, com formatos complexos. Executa múltiplas operações quando uma única instrução é dada. RISC (Reduced Instruction Set Computer) Computador com conjunto de instruções reduzido Simplifica as instruções para executar mais rapidamente. Cada instrução executa apenas uma operação, todas do mesmo tamanho e com poucos formatos. Operações aritméticas são executadas entre registradores. 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 6/12 A Porta Lógica AND (E) B Porta Lógica OR (OU) C Porta Lógica NAND D Porta Lógica NOT (Negação) Questão 6/10 As portas lógicas são apresentadas e definidas nos Slides do Material complementar de apoio didático pedagógico disponibilizado na Aula 3. A figura a seguir representa a porta do operador binário que necessita de pelo menos duas variáveis e representado pelo (.) ou multiplicação algébrica. Você acertou! Slide 11/26 do Material complementar de apoio didático pedagógico disponibilizado na Aula 3. 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 7/12 Assinale qual a alternativa CORRETA do nome desta porta lógica A Porta Lógica AND (E) B Porta Lógica OR (OU) C Porta Lógica NAND D Porta Lógica NOT (Negação) Questão 7/10 Você acertou! Slide 10/26 do Material complementar de apoio didático pedagógico disponibilizado na Aula 3. 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 8/12 Sobre a Execução de Instruções de CPU é definido que: "CPU executa cada instrução em série de pequenas etapas denominada:" Assinale a alternativa CORRETA desta série A ENTRADA PROCESSAMENTO SAÍDA B BUSCAR DECODIFICAR EXECUTAR C CPU MEMÓRIA DISPOSITIVOS DE E/S Você acertou! Slide 15/42 da Aula 2 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 9/12 D START BEGIN END Questão 8/10 O autor do livro base (TANENBAUM) define os REGISTRADORES como: I. Recebem Dados, armazenam por pouco tempo e os transferem a outro dispositivo. II. Armazenamento a longo prazo (definitivo) III. Extramamente Rápidos e com Capacidade Reduzida. Destas afirmações são CORRETAS: A APENAS a Alternativa I é CORRETA B APENAS a Alternativa II é CORRETA C APENAS a Alternativa III é CORRETA D As Alternativas I e III são CORRETAS Você acertou! Slide 26/42 da Aula 2 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/110/12 Questão 9/10 Leia o Fragmento de texto: ORDEM DE PRECEDÊNCIA DOS OPERADORES LÓGICOS: Em certas situações o procedimento de pareação torna a análise de determinadas estruturas um tanto quanto complexas, tendo em vista a demasiada concentração de parênteses. Assim, para resolver, em parte tais dificuldades convencionais se estabelecem uma ordem de precedência dos conectivos lógicos em que se torna desnecessária a pareação Página 14 , Raciocínio Lógico Quantitativo Profª Paula Francis Benevides, AULA 1. Assinale a alternativa CORRETA sobre a ordem de precedência das operações da lógica booleana. A 1. "e" 2. "ou" 3. "Negação" 4. "Parêntesis" B 1. "ou" 2. "e" 3. "Negação" 4. "Parêntesis" C 1. "Parêntesis" 2. "e" 3. "ou" 4. "Negação" D 1. "Parêntesis" 2. "Negação" 3. "e" 4. "ou" Você acertou! Slide 19/26 do material complementar de apoio didático pedagógico 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 11/12 Questão 10/10 A Organização interna da CPU é denominada Caminho de Dados, composto por: Registradores ULA – Unidade lógica e aritmética Sobre o Caminho de Dados: I. Controlado pela UC, é “o coração” da maioria das CPUs. II. Define o que a máquina pode fazer. III. A velocidade do ciclo do caminho de dados determina a velocidade do processador. Assinale a Alternativa CORRETA A As alternativas I e II estão CORRETAS B As alternativa II e III estão CORRETAS C APENAS a alternativa III está CORRETA D TODAS alternativas estão CORRETAS Você acertou! Slide 13/42 da Aula 2 Capítulo 2.1.1 do Livro Organização Estruturada de Computadores do autor Andrew S. Tanenbaum, 6ª Edição – 20/07/2016 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/78528/novo/1 12/12 Disponível na Biblioteca Virtual (UNINTER) A Organização interna da CPU é denominada Caminho de Dados, composto por: Registradores ULA – Unidade lógica e aritmética Controlado pela UC, é “o coração” da maioria das CPUs. Define o que a máquina pode fazer. A velocidade do ciclo do caminho de dados determina, em última análise, a velocidade do processador. Quanto mais rápido o ciclo mais rápido o funcionamento da máquina.
Compartilhar