Baixe o app para aproveitar ainda mais
Prévia do material em texto
/13 SISTEMAS DIGITAIS II ar thur.pau la@engenhar ia .u j f j .b r Arthur Neves de Paula /13 Unidade 01 – Flip-Flops e Dispositivos Correlatados 2 ▪ Latch com Portas NAND e NOR ▪ Sinais de Clock e Flip-Flops com Clock ▪ Flip-Flop SC com Clock ▪ Flip-Flop JK com Clock ▪ Flip-Flop D com Clock ▪ Entradas Assíncronas ▪ Símbolos IEEE/ANSI ▪ Temporização em Flip-Flops ▪ Aplicações com Flip-Flops ▪ Armazenamento e Transferência de Dados ▪ Transferência Serial de Dados: Registradores de Deslocamento ▪ Divisão de Frequência e Contagem ▪ Dispositivos Schmitt-Trigger ▪ Multivibrador Monoestável ▪ Circuitos Geradores de Clock /13 Sinais de Clock e Flip-Flops com Clock 3 ▪ Os sistemas digitais podem operar tanto no modo assíncrono quanto no síncrono. ▪ Sistema assíncrono: ✓ As saídas mudam de estado a qualquer momento em que uma ou mais entradas mudarem de estado. ✓ Geralmente mais difícil de projetar e de realizar análise de defeitos. ▪ Sistema síncrono: ✓ Os momentos exatos em que as saídas mudam de estado são determinados por um sinal denominado clock. /13 Sinais de Clock 4 ▪ Um sinal de clock é geralmente um trem de pulsos retangulares ou uma onda quadrada. ▪ O sinal de clock é distribuído para todas as partes do sistema, sendo que a maioria das saídas muda de estado quando ocorre uma transição no sinal de clock. ▪ A sincronização dos eventos com o sinal de clock é obtidas com o uso de FFs com clock. /13 Flip-Flops com Clock 5 /13 Unidade 01 – Flip-Flops e Dispositivos Correlatados 6 ▪ Latch com Portas NAND e NOR ▪ Sinais de Clock e Flip-Flops com Clock ▪ Flip-Flop SC com Clock ▪ Flip-Flop JK com Clock ▪ Flip-Flop D com Clock ▪ Entradas Assíncronas ▪ Símbolos IEEE/ANSI ▪ Temporização em Flip-Flops ▪ Aplicações com Flip-Flops ▪ Armazenamento e Transferência de Dados ▪ Transferência Serial de Dados: Registradores de Deslocamento ▪ Divisão de Frequência e Contagem ▪ Dispositivos Schmitt-Trigger ▪ Multivibrador Monoestável ▪ Circuitos Geradores de Clock /13 Flip-Flop Disparado por Borda 7 ▪ Exemplo: Determinar a tabela verdade do FF acima. /13 Detector de Borda Positiva 8 /13 Detector de Borda Negativa 9 /13 Flip-Flop SC com Clock 10 S C CLK Q 0 0 ↑ Não muda 1 0 ↑ 1 0 1 ↑ 0 1 1 ↑ Ambígua /13 Flip-Flop SC com Clock 11 ▪ Exercício: Determinar a saída Q do FF SC disparado na transição negativa com clock dadas as entradas S, CLK e C em função do tempo abaixo. A saída Q encontra-se inicialmente no estado ALTO.
Compartilhar