Baixe o app para aproveitar ainda mais
Prévia do material em texto
FACULDADE ESTÁCIO DE CURITIBA CURSO DE ENGENHARIA ELÉTRICA GRADUAÇÃO TIAGO RODRIGUES EVANGELISTA LATCHES CURITIBA 2017 TIAGO RODRIGUES EVANGELISTA LATCHES Relatório Técnico apresentado como requisito parcial da disciplina Circuitos Sequênciais do Curso de Graduação de Engenharia Elétrica da Faculdade Estácio de Curitiba. Orientador: Prof. Me. Fabrízio Nicolai Mancini CURITIBA 2017 agradecimento resumo . SUMÁRIO 1 INTRODUÇÃO 6 2 DESENVOLVIMENTO 6 1.1. Objetivo Geral 7 2.1.1 Objetivo Específico 7 2.2 FUNDAMENTAÇÃO TEÓRICA 8 2.2.1 Circuito Básico de Memória 8 2.2.2 Circuito do Flip-Flop 8 2.2.3 Funcionamento do circuito Flip-Flop 9 2.3 Flip-Flop RS 10 2.4 Flip-Flop JK 11 2.5 Flip-Flop Tipo D 12 2.6 O Flip-Flop tipo T 13 2.7 Flip-Flops com clock 14 REFERÊNCIAS 16 FORMULÁRIO DE IDENTIFICAÇÃO 17 INTRODUÇÃO Circuito sequencial é um circuito digital que tem seu comportamento determinado parcial ou totalmente, para além das entradas do momento, pelas entradas que ocorreram no passado. Os mais importantes são os biestáveis, que, por serem constituídos por portas lógicas e terem a capacidade de armazenar um bit de informação, são por vezes vistos como elementos de memória. Os circuitos sequenciais biestáveis dividem-se em síncronos (Flip-flop) e assíncronos (Latch) conforme sua característica de alterar a saída a qualquer instante ou somente quando houver variação no sinal de clock. Latch é um circuito sequencial biestável assíncrono, ou seja, é um circuito constituído por portas lógicas, capaz de armazenar um bit de informação, onde as saídas de certo instante dependem dos valores de entrada do instante mais os valores anteriores de saída, isto é, do seu estado atual, e onde as saídas mudam a qualquer instante de tempo, podendo ter ou não variáveis de controle. Seu nome significa, em português, trinco ou ferrolho. Quando o latch é controlado por um clock, é chamado de latch chaveado (gated latch). {\displaystyle Q} Objetivo Geral Demonstrar o conceito e a funcionalidade dos Latches. Objetivo Específico Conceitualizar os Latches com portas Nand e Nor; Descrever tipos de clock utilizados em circuitos sequenciais nível alto e baixo, borda de subida e descida. dESENVOLVIMENTO Funcionamento latches Latch Nor O funcionamento do Latch NOR SR é idêntico ao do Latch NAND SR, ao final de seu processamento, este, resulta na seguinte tabela verdade logo abaixo, quando o Reset e o set são iguais a 1 , tem-se uma combinação limitada , este estado é proibido, pois esta consegue quebrar a equação lógica Q = NOT Q. Figura 1 Latch com porta NAND O circuito mais básico de um Flip-Flop pode ser construído a partir de duas portas NAND. A figura abaixo mostra um latch com portas NAND e sua tabela-verdade. Figura 2 A saída Q e a sua inversa Q’, se cruzam e alimentam as entradas, produzindo a função de memória. As entradas do latch são denominadas SET e CLEAR (ou reset) e normalmente estão em repouso no estado ALTO. Sempre que se deseja alterar as saídas do latch uma delas é pulsada em nível BAIXO. Abaixo temos um resumo do seu funcionamento. 1) SET = 0, CLEAR = 0: esta condição tenta ao mesmo tempo SETAR E RESETAR o latch e não deve ser usada, produzindo Q = Q’ = 1, que é logicamente impossível. Se as entradas retornarem para nível ALTO ao mesmo tempo o resultado é imprevisível. 2) SET = 1, CLEAR = 0: faz a saída ir para o estado BAIXO, Q = 0, operação de RESETAR ou limpar o latch. 3) SET = 0, CLEAR = 1: faz a saída ir para o estado ALTO, Q = 1, operação de SETAR o latch. 4)SET = CLEAR = 1: estado de repouso, não tem nenhum efeito sobre o estado de saída; Q e Q’ permanecem inalteradas. Essas são as formas de onda no tempo das entradas SET e CLEAR, e da saída Q, e mostram as operações de setar e resetar. Figura 3 Na prática, não se consegue uma transição limpa de níveis de tensão ALTO e BAIXO a partir de uma chave mecânica, devido a trepidação do contato, pois ao mover a chave de um contato (posição) para outro, várias transições na tensão de saída são geradas. Como mostra a figura abaixo. Figura 4 Em muitas aplicações é necessário que seja eliminado esse tipo de comportamento, e um latch com portas NAND pode ser usado para evitar as trepidações do contato e sua influencia nos sinais de saída. Figura 5 REFERÊNCIAS http://dicasengenhariaeletrica.blogspot.com.br/2013/08/o-latch-com-portas-nand-e-eliminacao-da.html.> A FORMULÁRIO DE IDENTIFICAÇÃO Tabela 2 - Formulário de Identificação Fonte: ABNT (2017)
Compartilhar