Baixe o app para aproveitar ainda mais
Prévia do material em texto
Questão 1/5 - Arquitetura de Computadores As portas lógicas são apresentadas e definidas nos Slides do Material complementar de apoio didático pedagógico disponibilizado na Aula 3. A figura a seguir representa a porta do operador uniário representado pela barra ou pelo apóstrofe. Assinale qual a alternativa CORRETA do nome desta porta lógica Nota: 20.0 A Porta Lógica AND (E) B Porta Lógica OR (OU) C Porta Lógica NAND D Porta Lógica NOT (Negação) Você acertou! Slide 8/26 do material complementar de apoio didático pedagógico da aula 3 Questão 2/5 - Arquitetura de Computadores No materail complementar de apoio didático pedagógico disponibilizado na aula 3, são apresentados os postulados da algebra boolena. Tendo como base o conteúdo apresentado, assinale alternativa CORRETA: se x é uma variável boleana então: Nota: 20.0 A se x = 0 então x = 1 se x = 1 então x = 0 B se x = 0 então y = 1 se x = 1 então y = 0 C se x = 1 então y = 1 se x = 0 então y = 0 D Você acertou! Material complementar de apoio didático pedagógico - Slide 2/26 da Aula 3 Questão 3/5 - Arquitetura de Computadores A Organização interna da CPU é denominada Caminho de Dados, composto por: Registradores ULA – Unidade lógica e aritmética Sobre o Caminho de Dados: I. Controlado pela UC, é “o coração” da maioria das CPUs. II. Define o que a máquina pode fazer. III. A velocidade do ciclo do caminho de dados determina a velocidade do processador. Assinale a Alternativa CORRETA Nota: 20.0 A As alternativas I e II estão CORRETAS B As alternativa II e III estão CORRETAS C APENAS a alternativa III está CORRETA D TODAS alternativas estão CORRETAS Você acertou! Slide 13/42 da Aula 2 Capítulo 2.1.1 do Livro Organização Estruturada de Computadores do autor Andrew S. Tanenbaum, 6ª Edição – Disponível na Biblioteca Virtual (UNINTER) A Organização interna da CPU é denominada Caminho de Dados, composto por: Registradores ULA – Unidade lógica e aritmética Controlado pela UC, é “o coração” da maioria das CPUs. Define o que a máquina pode fazer. A velocidade do ciclo do caminho de dados determina, em última análise, a velocidade do processador. Quanto mais rápido o ciclo mais rápido o funcionamento da máquina. Questão 4/5 - Arquitetura de Computadores Duas arqquiteturas de processadores são amplamente definidas e comparadas. São elas as arquiteturas CISC e RISC. Sobre elas é CORRETO afirmar: I. CISC - Computador com conjunto de instruções reduzido II. RISC - Conjunto de instruções grande, operações de tamanhos variáveis, com formatos complexos. Executa múltiplas operações quando uma única instrução é dada. III. RISC - Cada instrução executa apenas uma operação, todas do mesmo tamanho e com poucos formatos. Assinale a alternativa CORRETA Nota: 20.0 A Apenas a alternativa II é CORRETA B TODAS alternativas estão CORRETAS C As alternativas II e III estão CORRETAS D Apenas a alternativa III é CORRETA Você acertou! Slides 19 e 20 da Aula 2 RISC versus CISC CISC - (Complex Instruction Set Computer) Computador com conjunto de instruções complexo Conjunto de instruções grande, operações de tamanhos variáveis, com formatos complexos. Executa múltiplas operações quando uma única instrução é dada. RISC - (Reduced Instruction Set Computer) Computador com conjunto de instruções reduzido Simplifica as instruções para executar mais rapidamente. Cada instrução executa apenas uma operação, todas do mesmo tamanho e com poucos formatos. Operações aritméticas são executadas entre registradores. Questão 5/5 - Arquitetura de Computadores Foi apresentado na aula 2, no capítulo Memórias, uma pirâmide que representa a Hierarquia das memórias em 5 (Cinco) níveis. I. Cache II. Memória Principal III. Fita/Discos Ópticos IV. Disco Magnético V. Registradores Assinale a alternativa CORRETA da ordem Hierárquica das memórias, utilizando 1 como TOPO da pirâmide e 5 como a base Nota: 20.0 A A sequência correta, do TOPO para BASE é: I, II, III, IV, V B A sequência correta, do TOPO para BASE é: V, I, II, IV, III Você acertou! Slide 24/42 da Aula 2 Capítulo 2.3.1. Hierarquias de Memória - do Livro Organização Estruturada de Computadores do autor Andrew S. Tanenbaum, 6ª Edição – Disponível na Biblioteca Virtual (UNINTER) C A sequência correta, do TOPO para BASE é: V, IV, III, I, II D A sequência correta, do TOPO para BASE é: IV, III, I, II, V
Compartilhar