Baixe o app para aproveitar ainda mais
Prévia do material em texto
ATIVIDADE 3 1) Quais os estados que não podem ocorrer nas entradas dos latches e flip-flops “RS”? Esses estados são diferentes quando usamos lógica positiva ou lógica negativa? Quando ambas as entradas S e R ficam em 1 ao mesmo tempo pode ocorrer um problema de indefinição do estado, ou seja, a saída Q do latch ou flip-flop SR vai começar a oscilar quando S e R ambas voltarem a ser zero. Isso para um circuito digital não é aceitável. Sim, pois o estado ‘PROIBIDO” será 0. 2) Qual a diferença entre os latches e flip-flops tipo “RS” em relação ao tipo “D”? Diferença entre os Latches tipo “RS” e o tipo “D” O latch-D é uma configuração mais avançada do que o tipo RS. O tipo D evita definitivamente o problema de trepidação e também o que difere do latch-SR é ser mais sensível a nível por conta da inclusão de uma porta inversora entre as entradas S e R. Dessa forma, devido ao atraso inerente à porta NOT, estamos garantindo que as entradas S e R não serão 1 ao mesmo tempo, desde de que a porta de enable esteja desabilitada. Diferença entre os flip-flops tipo “RS” e o tipo “D” Um flip-flop do tipo D é um bloco de armazenamento de 1 bit, sensível à borda, ou seja, quando a entrada Clk variar, seja na subida ou na descida do sinal, o sinal da entrada é transmitido para a saída. Um flip-flop do tipo D é composto de dois latches do tipo D ligados em modo mestre/escravo. 3) Qual a diferença básica entre latches e flip-flops? A principal diferença entre um Latch e um Flip-Flop está na maneira como ocorre a troca de estado, pois nos Latchs a troca ocorre de maneira assíncrona e nos Flip-Flops a troca é síncrona, ou seja, muda seu estado por ação de um pulso de disparo. Os Latchs são mais utilizados como memoria, e os Flip- Flops como contadores R S Q Q' ESTADO 0 0 Q Q' MEMÓRIA 0 1 1 0 SET 1 0 0 1 RESET 1 1 1 1 PROIBIDO TABELA VERDADE
Compartilhar