Buscar

Prova Eletrônica_ Arquitetura de Computadores espero ter ajudado

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

Arquitetura de Computadores Ques�onários Prova Eletrônica
Seu Progresso: 100 %
Prova Eletrônica
Entrega 28 nov em 23:59 Pontos 30 Perguntas 10
Disponível 2 nov em 0:00 - 28 nov em 23:59 27 dias Limite de tempo 60 Minutos
Tenta�vas permi�das 3
Instruções
Histórico de tenta�vas
Tenta�va Tempo Pontuação
MAIS RECENTE Tenta�va 1 19 minutos 30 de 30
 As respostas corretas estarão disponíveis em 29 nov em 0:00.
Pontuação desta tenta�va: 30 de 30
Enviado 28 nov em 19:34
Esta tenta�va levou 19 minutos.
A Prova Eletrônica tem peso 30 e é composta por:
10 (dez) questões obje�vas (cada uma com o valor de 3 pontos);
Você terá 60 (sessenta) minutos para finalizar esta a�vidade avalia�va e as
respostas corretas serão apresentadas um dia após a data encerramento da
Prova Eletrônica.
Fazer o teste novamente
3 / 3 ptsPergunta 1
Duas máquinas, M1 e M2, implementam um mesmo
conjunto de instruções, dos �pos A, B e C. O quadro
abaixo mostra o número de ciclos de relógio de que
cada máquina necessita para executar cada �po de
instrução. 
 
TIPO DE
INSTRUÇÃO
CICLOS POR
INSTRUÇÃO
PARA M1
CICLOS
PARA
INSTRUÇÃO
PARA M2
A 5 3
B 2 1
C 10 4
 
As frequências dos relógios das máquinas M1 e M2
são, respec�vamente, 1 GHz e 500 MHz. Um
programa P possui 50% de suas instruções do �po A,
30% do �po B e 20% do �po C. 
Da análise da situação exposta, pode-se concluir que o
programa P será executado, aproximadamente, 
 duas vezes mais rápido na máquina M2 do que na máquina M1. 
 quatro vezes mais rápido na máquina M1 do que na máquina M2. 
 quatro vezes mais rápido na máquina M2 do que na máquina M1. 
 duas vezes mais rápido na máquina M1 do que na máquina M2. 
 no mesmo tempo em ambas as máquinas M1 e M2. 
3 / 3 ptsPergunta 2
O numeral 10110111 no sistema binário representa a
mesma quan�dade nos sistemas octal, decimal e
hexadecimal, respec�vamente, pelos numerais: 
 247, 182 e A7. 
 267, 183 e B7. 
 247, 183 e B7. 
 247, 182 e 117. 
 267, 182 e A7. 
3 / 3 ptsPergunta 3
Uma alterna�va para o aumento de desempenho de
sistemas computacionais é o uso de processadores
com múl�plos núcleos, chamados mul�cores. Nesses
sistemas, cada núcleo, normalmente, tem as
funcionalidades completas de um processador, já
sendo comuns, atualmente, configurações com 2, 4 ou
mais núcleos. Com relação ao uso de processadores
mul�cores, e sabendo que threads são estruturas de
execução associadas a um processo, que
compar�lham suas áreas de código e dados, mas
mantêm contextos independentes, analise as
seguintes asserções. 
Ao dividirem suas a�vidades em múl�plas threads
que podem ser executadas paralelamente,
aplicações podem se beneficiar mais efe�vamente
dos diversos núcleos dos processadores
mul�cores 
 porque 
 o sistema operacional nos processadores
mul�cores pode alocar os núcleos existentes para
executar simultaneamente diversas sequências de
código, sobrepondo suas execuções e,
normalmente, reduzindo o tempo de resposta das
aplicações às quais estão associadas. 
Acerca dessas asserções, assinale a opção correta. 
 Tanto a primeira quanto a segunda asserções são proposições falsas. 
 
A primeira asserção é uma proposição falsa, e a segunda, uma proposição
verdadeira.
 
As duas asserções são proposições verdadeiras, mas a segunda não é uma
jus�fica�va correta da primeira.
 
As duas asserções são proposições verdadeiras, e a segunda é uma jus�fica�va
correta da primeira.
 
A primeira asserção é uma proposição verdadeira, e a segunda, uma proposição
falsa.
3 / 3 ptsPergunta 4
Em um computador, localizações de memória são
organizadas linearmente em ordem consecu�va, são
numeradas e correspondem a uma palavra
armazenada. O número único que iden�fica cada
palavra é o seu endereço. Com relação aos endereços
de memória é correto afirmar que:
 
os processadores que u�lizam DMA (acesso direto à memória) não u�lizam os
endereços de memória para acessar palavras armazenadas.
 
na memória de acesso aleatório (RAM) o termo aleatório significa que qualquer
endereço de memória pode ser acessado na mesma velocidade,
independentemente de sua posição na memória.
 
devem ser armazenados no HD para que o processador possa recuperá-los no
momento do BOOT.
 
em computadores que u�lizam 4 bytes por palavra, 25% da capacidade de memória
RAM instalada é u�lizada para armazenar os endereços.
 
são u�lizados quando o processador necessita acessar um arquivo ou parte dele. 
3 / 3 ptsPergunta 5
Julgue os seguintes itens acerca das arquiteturas de
computadores. 
I.O projeto de um RISC não procura minimizar o
tempo gasto nas chamadas a procedimentos, pois
programas escritos para esse �po de processador
têm menos chamadas do que os escritos para um
CISC. 
II.Uma técnica para simplificar o conjunto de
instruções em um RISC é não prover instruções
com modos de endereçamento variados e
complexos. Podem também ser reduzidas as
instruções que acessam a memória. 
III. Na arquitetura PC, o front-side-bus (FSB)
interliga o processador à memória cache, mas não
à memória principal. A frequência do clock da
unidade central de processamento tem que ser a
do seu FSB. 
IV.Os termos IDE, SCSI e SATA designam �pos de
interfaces usadas para comunicação com unidades
de disco rígido. A SATA é uma interface paralela
para comunicação com unidades de disco. 
V.O projeto de uma memóriacache visa aumentar
a chance de se encontrar o dado na cache,
minimizar o atraso resultante de um dado não
estar na cache e minimizar o custo de atualizar a
memória principal. 
A quan�dade de itens certos é igual a 
 4 
 1 
 2 
 NENHUM 
 3 
3 / 3 ptsPergunta 6
Uma firma de consultoria foi contratada por uma
grande empresa de exploração de petróleo para
analisar um sistema de computação pertencente a
uma das suas divisões. O sistema é composto de um
servidor, que emprega memória virtual, conectado a
várias estações clientes. Nesse servidor, verifica-se
que as taxas de u�lização da Unidade Central de
Processamento (CPU) e do disco, na realização de
paginação, são, respec�vamente, iguais a 10% e
96,7%. Para possibilitar um aumento na taxa de
u�lização desta CPU, deve-se
 aumentar a capacidade de armazenamento do disco de paginação. 
 instalar mais memória principal. 
 aumentar o tamanho de página u�lizado. 
 instalar uma CPU mais rápida. 
 aumentar o nível de mul�programação do sistema 
3 / 3 ptsPergunta 7
A respeito do gerenciamento de processos, inclusive
com paralelismo, é INCORRETO afirmar que 
 
no Unix, um novo processo é criado a par�r da chamada de sistemas fork( ) - que
consiste em uma cópia do espaço de endereços do processo-pai. O processo pai,
por sua vez, comunica-se com seu processo-filho por meio do uso do iden�ficador
de processo (PID – Process Iden�fier) retornado.
 
o estado de um processo é definido de acordo com a sua a�vidade corrente, em:
novo (new) – quando está sendo criado, executando (running) – quando em
execução, pronto (ready) – quando está esperando algum evento específico; e
terminado (terminated) – ao final de sua execução.
 
o escalonador de processos classificado como de longo prazo (long term scheduler)
ou escalonador de tarefas é executado com menos frequência que o escalonador de
curto prazo (short term scheduler) ou escalonador de CPU; e ainda controla o grau
de mul�programação no sistema.
 
uma thread (linha de execução) de um processo é denominada alvo (target thread)
quando precisa ser cancelada, podendo ocorrer de modo assíncrono (quando a
thread encerra imediatamente) ou adiado, quando a thread alvo pode averiguar
periodicamente se deve encerrar a sua execução.
 
os bene�cios da programação mul�thread são: responsividade, já que é possível um
programa con�nuar funcionando mesmo com parte dele bloqueado;
compar�lhamento de recursos (memória e processamento); economia, pois threads
compar�lham recursos do processo ao qual pertencem; e a u�lização de
arquiteturas mul�-processadas, uma vez que as threads podem executar em
paralelo, nos diferentes processadores.
3 / 3 ptsPergunta8
Analise as seguintes afirmações rela�vas a conceitos
básicos de informá�ca. 
l. Um byte pode ter 8, 16, 32 ou mais bits,
dependendo do modelo e caracterís�cas do
processador u�lizado. 
ll. A ligação entre os vários componentes, via
placa-mãe, é feita por meio de conjunto de trilhas
paralelas. Esse conjunto recebe o nome de
Barramento. 
III. Um slot padrão PCI só pode aceitar placas no
padrão PCI. 
lV. RAM é uma memória de acesso randômico,
formada por pentes de chips ligados à placa-mãe,
onde são guardados temporariamente dados e
comandos de que a CPU esteja fazendo uso num
determinado momento. Ao se desligar o
computador, o conteúdo da memória RAM é
perdido. 
Indique a opção que contenha todas as afirmações
acima verdadeiras. 
 III e IV 
 II e IV 
 II, III e IV 
 I e IV 
 I, II e III 
3 / 3 ptsPergunta 9
Em qual técnica de escrita (write) em cache a
informação é gravada, de maneira síncrona, tanto
no cache como nos blocos inferiores da hierarquia de
memória?
 Write-Back 
 Paginação Síncrona 
 Segmentação DMA-LRU 
 Write-Through 
 Paginação Paralela 
3 / 3 ptsPergunta 10
Disposi�vos Lógicos Programáveis (DLP, ou PLD
— programmable logic devices) são muito u�lizados hoje
em dia para o projeto de circuitos digitais especiais.
Com relação a esse assunto, julgue os itens a seguir. 
I. Como um PLA (programmable logic array)
somente implementa equações booleanas
descritas na forma de soma de termosproduto, e
não implementa portas lógicas mul�nível, então
nem todas as funções booleanas podem ser
implementadas em um PLA. 
II. Em uma PROM (programmable ROM), o arranjo
de portas AND é fixo, e somente o arranjo de
portas OR pode ser programado; em um PAL
(programmable array logic), o arranjo de portas OR
é fixo, e somente o array de portas AND é
programável; e, em um PLA
(programmable logic array), tanto o arranjo de
portas AND como o de portas OR são
programáveis. 
III. Um circuito digital implementado por meio de
um disposi�vo lógico programável ocupa mais área
e consome mais potência do que um circuito
integrado dedicado, mas, em compensação, ele
pode operar em frequências maiores, pois seus
transistores e portas lógicas são projetados de
forma a o�mizar o chaveamento de estados. 
 Apenas os itens I e II estão certos. 
 Apenas o item II está certo. 
 Apenas o item III está certo. 
 Apenas os itens II e III estão certos. 
 Apenas os itens I e III estão certos. 
Pontuação do teste: 30 de 30
Detalhes da úl�ma tenta�va:
Tempo:
19
minutos
Pontuação atual: 30 de 30
Pontuação
man�da:
30 de 30
Mais 2 tenta�vas disponíveis
Fazer o teste novamente
(Será man�da sua pontuação mais
alta)
Página inicial
Módulos
Arquivos
Avisos
BigBlueBu�on
(conferências)
Fóruns
Chat
Conquistas
Notas
1
https://dombosco.instructure.com/courses/6993
https://dombosco.instructure.com/courses/6993/quizzes
https://dombosco.instructure.com/courses/6993/quizzes/21078
https://dombosco.instructure.com/courses/6993/quizzes/21078/history?version=1
https://dombosco.instructure.com/courses/6993/quizzes/21078/take?user_id=69157
https://dombosco.instructure.com/courses/6993/quizzes/21078/take?user_id=69157
https://dombosco.instructure.com/courses/6993
https://dombosco.instructure.com/courses/6993/modules
https://dombosco.instructure.com/courses/6993/files
https://dombosco.instructure.com/courses/6993/announcements
https://dombosco.instructure.com/courses/6993/conferences
https://dombosco.instructure.com/courses/6993/discussion_topics
https://dombosco.instructure.com/courses/6993/external_tools/40
https://dombosco.instructure.com/courses/6993/external_tools/160
https://dombosco.instructure.com/courses/6993/grades
https://dombosco.instructure.com/
https://dombosco.instructure.com/
https://dombosco.instructure.com/calendar
https://dombosco.instructure.com/conversations
http://help.instructure.com/

Continue navegando