Buscar

Atividade a 4

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 6 páginas

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 6, do total de 6 páginas

Prévia do material em texto

PERGUNTA 1
1. RISC é um tipo de máquina que tem como principal característica em sua implementação o fato de possuírem instruções reduzidas, que tem como significado a instrução ser simples, estar otimizada. Esta característica permite menor complexidade em sua implementação do que as máquinas CISC (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010 ).
Considerando as características básicas de uma instrução reduzida, avalie as afirmações a seguir.
 
I.         o tempo de execução de uma instrução corresponde a um ciclo de máquina (tempo do acesso e coleta de informações nos registradores, executar uma operação e escrever o resultado no banco de registradores.
II.        as operações ocorrem na forma de registrador-registrador, ou seja, elas ocorrem de tal maneira que não existem instruções que misturem registrador-memória, exceto aquelas de carga e escritas na memória.
III.      os modos de endereçamento utilizados no processo são considerados de execução simples, e não tem a possibilidade de possuir, por exemplo, a forma de aplicação denominada de endereçamento indireto.
IV.      utilização de formatos simples de instruções é essencial para se ter unidades de controle mais simples, com os processos de decodificação e busca dos operandos, mais ágil, devido a menor complexidade do hardware.
V.        os modos de dados utilizados no processo são considerados de execução complexo, os únicos no sistema, pois a forma de aplicação utilizada é denominada de dados de acesso direto.
 
Agora, assinale a alternativa que apresenta informações corretas quanto as características básicas de uma instrução reduzida da arquitetura RISC.
	
	
	II, III, IV e V.
	
	
	I, III, IV e V.
	
	
	I, II, IV e V.
	
	
	III, IV e V.
	
	
	I, II, III e IV.
 
 
1 pontos  
PERGUNTA 2
1. Quando precisa armazenar as informações ou transmitir estes dados de forma confiável, sempre existe uma preocupação em detectar de teve algum erro ou, até mesmo, caso seja detectado o erro, tentar fazer a sua correção. Uma das técnicas para executar esta é ação de detecção de erro é através cálculo do bit de paridade (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Informe qual assertiva a seguir é correta para a informação a ser enviada em conjunto com o bit de paridade ímpar, para a palavra 01111101.
	
	
	001111101.
	
	
	101111101.
	
	
	011111011.
	
	
	011111010.
	
	
	01111101.
1 pontos  
PERGUNTA 3
1. Na arquitetura de computadores, o uso de um módulo de E/S foi idealizado para implementar a forma como ocorre a exportação da funcionalidade de interfaceamento entre elementos, denominados como barramento (parte interna) e os próprios dispositivos de E/S (parte externa), sob sua responsabilidade (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Das alternativas abaixo, assinale a que descreve as características sobre as formas de manipular os módulos de E/S.
	
	
	E/S programada: o usuário intermedeia a transferência de informações entre o módulo de E/S e o processador.
	
	
	E/S controlada por interrupções: o usuário intermedeia a transferência de informações entre o módulo de E/S e a memória.
	
	
	DMA (Acesso Direto à Memória): a transferência para a memória é realizada diretamente pelo módulo de E/S.
	
	
	DMA programada: o usuário intermedeia a transferência de informações entre o módulo de E/S e o processador.
	
	
	DMA por interrupção o usuário intermedeia a transferência de informações entre o módulo de E/S e a memória.
1 pontos  
PERGUNTA 4
1. No modelo RISC tem um conjunto de instruções mais simples. Para que a fabricação deste tipo de processador fosse idealizada, alguns levantamentos e consultas foram feitos para que este conjunto de instruções denominado ISA ( Instruction Set Architecture , - Arquitetura de Conjunto de Instruções) fosse projetada” (TANENBAUM, A. S. Organização Estruturada de Computadores . 6. ed. São Paulo: Pearson Prentice Hall, 2013). Das alternativas abaixo, assinale a que descreve corretamente os levantamentos realizados.
	
	
	frequência de uso das operações: neste tipo é permitido que o sistema de memória tenha um tamanho mecanismos associados ao banco de registradores e memória cache.
	
	
	frequência de uso dos operandos: o índice permitiu consolidar quais operações necessitariam mais otimizações e como ficaria o relacionamento do processador com o sistema de memória.
	
	
	sequência de execução das instruções: neste tipo de métrica que foi levada em consideração a análise da sequência permitiu um estudo mais aprofundado da estrutura do pipeline.
	
	
	frequência de uso do processador: essa métrica permitiu que o sistema de processador fosse projetado, incluindo a estimativa de velocidade e os mecanismos associados ao banco de registradores.
	
	
	frequência de uso das memórias: essa métrica permitiu que o sistema de memória fosse projetado, incluindo a estimativa de tamanho e os mecanismos associados ao número de módulos.
1 pontos  
PERGUNTA 5
1. Manipular um módulo de E/S através da forma de E/S programada consiste em maior consumo computacional
PORQUE
Existe um evento que fica no aguardo de espera, sem processamento efetivo.
 
Analisando as afirmações acima, conclui-se que:
	
	
	As duas afirmações são verdadeiras, e a segunda justifica a primeira.
	
	
	as duas afirmações são verdadeiras, e a segunda não justifica a primeira.
	
	
	a primeira afirmação é verdadeira, e a segunda é falsa.
	
	
	a primeira afirmação é falsa, e a segunda é verdadeira.
	
	
	as duas afirmações são falsas.
1 pontos  
PERGUNTA 6
1. Um módulo de E/S dentro da arquitetura de computadores teve sua implementação adotada para garantir a forma de exportar funcionalidades que permitam executar o interfaceamento entre a parte externa do sistema de hardware, que é o barramento e a parte externa que são os próprios dispositivos de E/S, conectados e sob sua responsabilidade (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Das alternativas abaixo, assinale a que descreve as características sobre a forma de manipular os módulos de E/S do tipo DMA.
	
	
	o elemento denominado linhas de dados são utilizadas apenas no momento de configuração do DMA.
	
	
	o elemento denominado linhas de dados são utilizadas apenas no momento de transferência efetiva das informações.
	
	
	a linha de endereço tem uso na transferência, para que o sistema de memória saiba a localização de escrita dos dados transferidos.
	
	
	sinais de controle, destacam-se aqueles relacionados ao momento de ligar ou desligar o dispositivo que tem ligação com o equipamento.
	
	
	A linha de buffer é aplicada para direcionar dados, endereços e pedidos de interrupção quando as demais estão ocupadas.
1 pontos  
PERGUNTA 7
1. As memórias do tipo ROM possuem a característica de ser não volátil, é utilizada em ocasiões nas quais requer apenas operações de leitura, como por exemplo: bibliotecas de funções, para que sejam usadas frequentemente (tal como BIOS – Basic Input/Output System), tabelas de funções ou informações fixas a serem demandadas pelo sistema computacional. (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Assim, qual assertiva a seguir é correta para expressar a classificação da memória ROM quanto a fase de gravação de sua informação.
	
	
	ROM – no tipo memória em que as instruções eram gravadas no chip no momento de instalação do sistema operacional.
	
	
	PROM (ROM programável – Programmable ROM) – a escrita, neste caso, é realizada através de um software especial, dentro do sistema operacional.
	
	
	EPROM (PROM apagável – Erasable PROM) – a escrita era realizada através de um software especial do sistema operacional.
	
	
	EEPROM (PROM apagável eletricamente – Electrically Erasable PROM) – permite o apagamento das informações para que seja feita uma nova gravação.
	
	
	MEPROM(PROM apagável magneticamente – Magnetic Erasable PROM) – permite o apagamento das informações para que seja feita uma nova gravação.
 
 
 
1 pontos  
PERGUNTA 8
1. O módulo de E/S tem interface com o barramento e com os dispositivos
PORQUE
Verifica se a requisição é ou não direcionada a ele através dos dados que são enviados.
 
Analisando as afirmações acima, conclui-se que:
	
	
	As duas afirmações são verdadeiras, e a segunda justifica a primeira.
	
	
	as duas afirmações são verdadeiras, e a segunda não justifica a primeira.
	
	
	a primeira afirmação é verdadeira, e a segunda é falsa.
	
	
	a primeira afirmação é falsa, e a segunda é verdadeira.
	
	
	as duas afirmações são falsas.
1 pontos  
PERGUNTA 9
1. Em máquinas escalares, que carregam a possibilidade de executar apenas uma instrução por vez, o pipeline pode não ser atendido plenamente, devido aos conflitos e dependências ( hazards) de dados, estrutural, ou de controle, que faz parte de sua característica como pipeline e que as máquinas escalares não possuem(STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Das alternativas abaixo, assinale a que informa corretamente sobre o mecanismo adotado utilizado na técnica denominada execução fora de ordem.
	
	
	ILP – Instruction Level Parallelism.
	
	
	ILP – Interrupt Level Parallelism.
	
	
	ILP – Instruction Local Parallelism.
	
	
	ILP – Interrupt Local Parallelism.
	
	
	ILP – Instruction Level Pontual.
1 pontos  
PERGUNTA 10
1. Na arquitetura de computadores, a estrutura de um módulo de memória, em termos de constituição física, é constituído de ligações eletrônicas da sua parte interna com a parte externa do mesmo (o circuito eletrônico) através de pinagens que efetuam as funções devidas do módulo, as quais foi idealizado para fazer (STALLINGS, W. Arquitetura e Organização de Computadores . 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Considerando um módulo hipotético de memória que ilustra de forma genérica as pinagens deste módulo, avalie as afirmações a seguir.
 
I.         endereço: este pino leva a palavra produzida pelo processador que contém a localização da memória a ser acessada dentro da memória.
II.        operação (W/R): define a operação a ser realizada, com o pino no valor zero escrita, e com o valor um é para a operação de leitura.
III.      habilitação: esse pino, também chamado como “ enable ”, habilita a memória estar em modo de ligado com valor 0. Caso contrário, a memória fica desligada.
IV.      dados: representa as informações que serão entregues ou coletadas da memória, pois utiliza pinos bidirecionais, o que não acontece com os demais.
V.        clock : pino com o pulso para a sincronização das ações realizadas pela memória para proceder a ação de leitura ou gravação das informações.
 
Agora, assinale a alternativa que apresenta informações corretas sobre a característica de cada tipo de pinagem da memória.
	
	
	I, II, III e IV.
	
	
	II, IV e V.
	
	
	III, IV e V.
	
	
	II, III, IV e V.
	
	
	I, II, IV e V.

Continue navegando