Buscar

Teste de Conhecimento

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 6 páginas

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 6, do total de 6 páginas

Prévia do material em texto

12/04/2023, 11:01 Estácio: Alunos
https://simulado.estacio.br/alunos/ 1/6
Teste de
Conhecimento
 avalie sua aprendizagem
Analise as seguintes de�nições de pipeline de instruções simples, superescalar e multithreading simultâneo:
I. Pipeline instruções simples: instruções individuais que são executadas através de um pipeline de estágios, de
maneira que, enquanto uma instrução está sendo executada em um estágio, outra instrução está sendo executada
em outro estágio do pipeline.
II. Superescalar: um pipeline é construído por meio da replicação de recursos de execução, o que permite a
execução paralela de instruções em pipelines paralelos.
III. Multithreading simultâneo (SMT): bancos de registros são replicados para que múltiplas threads possam
compartilhar o uso dos recursos de pipelines.
Assinale a alternativa que indica qual ou quais das a�rmações acima estão corretas:
ARQUITETURA DE COMPUTADORES
Lupa  
 
DGT0281_202304219991_TEMAS
Aluno: ISRAEL DOMINGUES DE LIMA Matr.: 202304219991
Disc.: ARQUITETURA DE COM  2023.1 EAD (GT) / EX
Prezado (a) Aluno(a),
Você fará agora seu TESTE DE CONHECIMENTO! Lembre-se que este exercício é opcional, mas não valerá ponto para
sua avaliação. O mesmo será composto de questões de múltipla escolha.
Após responde cada questão, você terá acesso ao gabarito comentado e/ou à explicação da mesma. Aproveite para se
familiarizar com este modelo de questões que será usado na sua AV e AVS.
PROCESSAMENTO EM PARALELO
 
1.
Apenas as a�rmações II e III.
Apenas a a�rmação I.
Apenas as a�rmações I e II.
Apenas a a�rmação III.
As a�rmações I, II e III.
Data Resp.: 12/04/2023 10:50:16
Explicação:
A resposta correta é: Apenas as a�rmações I e II.
javascript:voltar();
javascript:voltar();
javascript:diminui();
javascript:aumenta();
12/04/2023, 11:01 Estácio: Alunos
https://simulado.estacio.br/alunos/ 2/6
Uma determinada porta lógica possui duas entradas, X e Y. Quando X e Y são 0 a saída é 0. Quando X e Y são 1 a
saída também é 0. Qual é a porta lógica que possui esta tabela verdade?
Assinale a alternativa que apresenta corretamente a expressão para a representação do circuito a seguir:
LÓGICA DIGITAL
 
2.
NAND
NOR
XOR
OR
AND
Data Resp.: 12/04/2023 10:51:37
Explicação:
A resposta correta é: XOR
A B XOR
0 0 0
0 1 1
1 0 1
1 1 0
 
 
3.
Data Resp.: 12/04/2023 10:52:03
Explicação:
A resposta correta é: 
Perceba que temos uma negação (porta lógica NOT) logo após as entradas A e B. Posteriormente, temos a junção
dessas portas através de uma porta lógica OR.
12/04/2023, 11:01 Estácio: Alunos
https://simulado.estacio.br/alunos/ 3/6
Em 2019, os Sistemas Operacionais para dispositivos móveis (mobileOS) já respondiam por mais de 50% do market
share dos Sistemas Operacionais. Qual das funcionalidades a seguir é responsabilidade do mobileOS de um
celular?
 
I. Mostrar noti�cações.
II. Calcular rotas.
    
III. Mostrar a carga restante da bateria.
    
IV. Ler a tela touchscreen.
    
V. Restringir o tráfego de Broadcast.
A tecnologia de SSD veio para substituir os discos rígidos. Sem partes móveis, é menos propensa a falhas, além de
ser mais rápida que seus antecessores.
Os discos rígidos e os SSD não são fundamentais, de forma conceitual, para os computadores. Entretanto, são
peças muito importantes, na prática, para os computadores pessoais. Isso se deve ao fato de:
BASE COMPUTACIONAL
 
4.
I, II e IV, apenas.
I e II, apenas.
II e V, apenas.
III, IV e V, apenas.
I, III e IV, apenas. 
Data Resp.: 12/04/2023 10:52:36
Explicação:
A resposta correta é: I, III e IV, apenas. O cálculo de rotas é feito através de uma tabela de roteamento,
característica comum aos roteadores. O uso de VLANS (Rede de Área Local Virtual) visa restringir o tráfego de
Broadcast de uma rede.
 
5.
O disco ser responsável por receber os dados do teclado e do mouse.
O barramento entre o processador e a memória RAM ser muito lento.
O processador não possuir armazenamento para os programas.
A memória RAM ser volátil.
A energia consumida pelo disco ser muito menor que a consumida pela memória RAM.
Data Resp.: 12/04/2023 10:52:55
Explicação:
A memória RAM é uma memória do tipo volátil, ou seja, todos os dados são imediatamente apagados quando o
sistema �ca sem energia.
COMPONENTES DE HARDWARE
 
12/04/2023, 11:01 Estácio: Alunos
https://simulado.estacio.br/alunos/ 4/6
Em um sistema operacional, o conjunto de rotinas que oferece serviços aos usuários, às suas
aplicações e também ao próprio sistema é denominado especi�camente como:
Um processador possui resumidamente duas funções principais: Processamento e controle. Nesse contexto, em
que área da UCP (processador) se realiza a movimentação de dados e de instruções de E/S para o processador?
O número 1F2 na base 16 é representado por qual número na base 2?
6.
Aplicativo de usuário.
Binário.
Setup.
Núcleo.
Microcódigo.
Data Resp.: 12/04/2023 10:55:52
Explicação:
A resposta correta é: Núcleo. O Sistema Operacional é o único programa executado em modo
Núcleo (kernel), possuindo acesso completo ao hardware e execução de qualquer instrução
possível.
 
7.
Registrador de Endereço - REM.
Registrador de Dados de Memória - RDM.
Unidade de Controle - UC.
Registrador de instrução - RI.
Contador de Instrução - CI.
Data Resp.: 12/04/2023 10:56:48
Explicação:
A resposta correta é: Unidade de Controle - UC. A unidade de controle é responsável pelo Ciclo de Busca,
Decodi�cação e Execução de Instruções.
REPRESENTAÇÃO DE DADOS
 
8.
100000001101
110000001110
111100100001
001111110001
000111110010
Data Resp.: 12/04/2023 10:57:54
Explicação:
A resposta correta é: 000111110010
 
9.
12/04/2023, 11:01 Estácio: Alunos
https://simulado.estacio.br/alunos/ 5/6
Suponha que, para efeitos de aprendizagem em arquitetura de computadores (ignorando vários
detalhes de implementação), você decidiu criar uma representação de conjunto de instruções
hipotético muito simples e limitado para operações aritméticas de inteiros positivos com dois
operandos, de um processador de 4 bits, cuja palavra de dados é de 4 bits.
 
É gasto 1 ciclo de instrução para cada palavra, e a quantidade de ciclos para execução de uma
determinada instrução (operadores e operandos) é igual à quantidade de palavras dessa
instrução.
 
O conjunto de instruções está representado a seguir:
Caso seja desejável realizar o cálculo de 6 + 3, qual será o formato de instrução recebido?
Selecione o processador que segue a arquitetura RISC dentre os processadores teóricos cujas
especi�cações técnicas são apresentadas a seguir:
1001 1101 0001
0110 1010 0011
1010 0110 0110
1010 0110 0011
0100 1010 0010
Data Resp.: 12/04/2023 10:59:44
Explicação:
A resposta correta é: 1010 0110 0011
ARQUITETURA CISC X RISC
 
10.
Processador D: 16 registradores, 30 instruções de 4 bytes de tamanho.
Processador C: 8 registradores, 32 instruções de 2 a 5 bytes de tamanho.
Processador A: 16 registradores, 30 instruções de 2 a 4 bytes de tamanho.
12/04/2023, 11:01 Estácio: Alunos
https://simulado.estacio.br/alunos/ 6/6
Processador B: 8 registradores, 128 instruções de 4 a 7 bytes de tamanho.
Processador E: 4 registradores, 64 instruções de 2 a 4 bytes de tamanho.
Data Resp.: 12/04/2023 11:00:38
Explicação:
A resposta correta é: Processador D: 16 registradores, 30 instruções de 4 bytes de tamanho.
As abordagens RISC utilizam tamanho �xo de instrução de 4 bytes.
    Não Respondida      Não Gravada     Gravada
Exercício inciado em 30/03/2023 21:07:07.

Continue navegando