Buscar

q4

Prévia do material em texto

12/06/2023, 23:26 Memória: Revisão da tentativa
https://ambientevirtual.nce.ufrj.br/mod/quiz/review.php?attempt=1044692&cmid=566715 1/7
Iniciado em domingo, 21 mai 2023, 20:47
Estado Finalizada
Concluída em domingo, 21 mai 2023, 21:32
Tempo
empregado
44 minutos 51 segundos
Avaliar 8,8 de um máximo de 10,0(88%)
Questão 1
Correto
Atingiu 1,0 de 1,0
Assinale as afirmativas VERDADEIRAS sobre as memórias estáticas:
Assinalar afirmativas incorretas reduz a pontuação total obtida com as opções corretas.
Escolha uma ou mais:
a. As células de memória são menores, com apenas um transistor e um capacitor.
b. A capacidade de armazenamento é menor do que as memórias dinâmicas.
c. Os dados armazenados não necessitam de atualização periódica.
d. As memórias estáticas são mais rápidas do que as memórias dinâmicas.
e. O consumo de energia é menor do que as memória dinâmicas.
As respostas corretas são: A capacidade de armazenamento é menor do que as memórias dinâmicas., Os dados armazenados
não necessitam de atualização periódica., As memórias estáticas são mais rápidas do que as memórias dinâmicas.
Painel / Meus cursos / Graduação / 2023 / Disciplinas (1° Segmento) / Arquitet Comput e Sist Operac / Questionários
/ Memória

https://ambientevirtual.nce.ufrj.br/course/view.php?id=55207
https://ambientevirtual.nce.ufrj.br/my/
https://ambientevirtual.nce.ufrj.br/course/index.php?categoryid=247
https://ambientevirtual.nce.ufrj.br/course/index.php?categoryid=377
https://ambientevirtual.nce.ufrj.br/course/index.php?categoryid=379
https://ambientevirtual.nce.ufrj.br/course/view.php?id=55207
https://ambientevirtual.nce.ufrj.br/course/view.php?id=55207&section=9
https://ambientevirtual.nce.ufrj.br/mod/quiz/view.php?id=566715
12/06/2023, 23:26 Memória: Revisão da tentativa
https://ambientevirtual.nce.ufrj.br/mod/quiz/review.php?attempt=1044692&cmid=566715 2/7
Questão 2
Correto
Atingiu 1,0 de 1,0
Questão 3
Correto
Atingiu 1,0 de 1,0
Quais das seguintes classificações e características se aplicam à memória cache de um processador moderno?
Escolha uma ou mais:
a. Memória Estática
b. Memória de Acesso Sequencial
c. Memória Flash
d. Memória Dinâmica
e. Memória Volátil
f. Memória de Acesso Aleatório (RAM)
A memória cache do processador moderno é composta por memórias estáticas de acesso aleatório e que são voláteis.
As respostas corretas são: Memória de Acesso Aleatório (RAM), Memória Volátil, Memória Estática
Associe os termos aos respectivos significados.
Especifica a quantidade de bits ou bytes que podem ser armazenados em uma memória. 
Dispositivo ou circuito elétrico usado para armazenar um bit. 
É um número que identifica a posição de um palavra na memória. 
Grupo de células. Nos computadores atuais, se situa na faixa que varia de 32 a 64 bits. 
Grupo de 8 bits. No sistemas atuais cada grupo possui um endereço distinto na memória. 
Capacidade
Célula de Memória
Endereço
Palavra de Memória
Byte
A resposta correta é: Especifica a quantidade de bits ou bytes que podem ser armazenados em uma memória. → Capacidade,
Dispositivo ou circuito elétrico usado para armazenar um bit. → Célula de Memória, É um número que identifica a posição de
um palavra na memória. → Endereço, Grupo de células. Nos computadores atuais, se situa na faixa que varia de 32 a 64 bits. →
Palavra de Memória, Grupo de 8 bits. No sistemas atuais cada grupo possui um endereço distinto na memória. → Byte.

12/06/2023, 23:26 Memória: Revisão da tentativa
https://ambientevirtual.nce.ufrj.br/mod/quiz/review.php?attempt=1044692&cmid=566715 3/7
Questão 4
Correto
Atingiu 1,0 de 1,0
Questão 5
Correto
Atingiu 1,0 de 1,0
O uso de memória síncronas é muito importante para o desempenho dos processadores atuais. Analise as afirmativas abaixo
relativas ao uso de memórias síncronas: (0,5 ponto)
I. O desempenho de um pente de memória DDR2-800 é superior ao de um pente de memória DDR3-800.
II. As memórias dinâmcas precisam de atualização periódica porque a célula de memória é composta por seis transistores.
III. Uma memória DDR3 transfere informação em ambas transições do sinal de relógio do barramento externo.
IV. A matriz de células de memória de uma memória DDR3 funciona a um quarto da frequência do barramento externo.
É correto o que se afirma em:
Escolha uma opção:
a. I, II e III
b. III e IV
c. II e IV
d. I, III e IV
e. I e II
A resposta correta é: I, III e IV
Ordene adequadamente as operações de acesso a uma memória estática.
5 
2 
3 
4 
1 
Receber os dados de saída, se for uma leitura.
Selecionar o tipo de operação a ser feita na memória.
Fornecer os dados de entrada, se for uma escrita.
Habilitar a memória para responder a um endereço na entrada.
Selecionar o endereço para uma operação de leitura ou escrita.
1. Selecionar o endereço para uma operação de leitura ou escrita. 2. Selecionar a operação. 3. Fornecer os dados de entrada, se
for uma escrita. 4. Habilitar a memória para responder a um endereço na entrada.
A resposta correta é: 5 → Receber os dados de saída, se for uma leitura., 2 → Selecionar o tipo de operação a ser feita na
memória., 3 → Fornecer os dados de entrada, se for uma escrita., 4 → Habilitar a memória para responder a um endereço na
entrada., 1 → Selecionar o endereço para uma operação de leitura ou escrita..

12/06/2023, 23:26 Memória: Revisão da tentativa
https://ambientevirtual.nce.ufrj.br/mod/quiz/review.php?attempt=1044692&cmid=566715 4/7
Questão 6
Parcialmente correto
Atingiu 0,8 de 1,0
Questão 7
Correto
Atingiu 1,0 de 1,0
Correlacione os nomes dos sinais de memória com as suas definições.
Determina qual das operações de memória deverá ser efetuada, de leitura ou de escrita.

São as linhas utilizadas para definir qual a posição de memória será lida ou escrita.

Sinal para validar o endereço de coluna no acesso às memórias dinâmicas.

Responsável pela habilitação e desabilitação do chip de memória. Cada tipo de memória
pode ter outras linhas específicas de controle. 
Contém os dados que serão lidos ou escritos na memória.

Entrada R/W
Entradas de Endereço
RAS
Habilitação da Memória ME
Entrada/Saída de Dados
Entrada/Saída de Dados: contém as palavras que serão lidas ou escritas na memória. Como o tamanho da palavra é 4 bits, são
necessárias 4 linhas de dados. • Entradas de Endereço: como a memória possui capacidade de armazenar 32 palavras, são
necessários 32 (25) endereços diferentes, começando de 00000 até 11111 (0 a 31 em decimal). Portanto a memória deve ter 5
bits de entradas de endereço. • Entrada R/W : Determina qual das operações de memória deverá ser efetuada. Se R/W for igual
a 1, indica que uma operação de leitura será executada. Se for 0, será realizada uma operação de escrita. • Habilitação da
Memória ME: responsável pela habilitação e desabilitação do chip de memória. Cada tipo de memória pode ter outras linhas
específicas de controle. Sinal de relógio- sincroniza o acesso de leitura e escrita dos dados.
A resposta correta é: Determina qual das operações de memória deverá ser efetuada, de leitura ou de escrita. → Entrada R/W,
São as linhas utilizadas para definir qual a posição de memória será lida ou escrita. → Entradas de Endereço,
Sinal para validar o endereço de coluna no acesso às memórias dinâmicas. → CAS, Responsável pela habilitação e desabilitação
do chip de memória. Cada tipo de memória pode ter outras linhas específicas de controle. → Habilitação da Memória ME,
Contém os dados que serão lidos ou escritos na memória. → Entrada/Saída de Dados.
Associe os prefixos multiplicadores aos respectivos valores de potência de 2.
2 
2 
2 
2 
2 
2 
40 Ti
20 Mi
30 Gi
60 Ei
10 Ki
50 Pi
A resposta correta é: 2 → Ti, 2 → Mi, 2 → Gi, 2 → Ei, 2 → Ki, 2 → Pi.40 20 30 60 10 50

12/06/2023, 23:26 Memória: Revisão da tentativa
https://ambientevirtual.nce.ufrj.br/mod/quiz/review.php?attempt=1044692&cmid=566715 5/7
Questão 8
Correto
Atingiu 1,0 de 1,0
Quantos bits de endereço são necessáriospara acessar uma memória de 8 GB ?
Escolha uma opção:
a. 24 bits
b. 34 bits
c. 33 bits
d. 23 bits.
e. 32 bits.
A resposta correta é: 33 bits

12/06/2023, 23:26 Memória: Revisão da tentativa
https://ambientevirtual.nce.ufrj.br/mod/quiz/review.php?attempt=1044692&cmid=566715 6/7
Questão 9
Correto
Atingiu 1,0 de 1,0
Assinale as afirmativas VERDADEIRAS sobre as memórias dinâmicas e estáticas.
Assinalar afirmativas incorretas reduz a pontuação total obtida com as opções corretas.
As memórias dinâmicas precisam de atualização periódica porque são construídas com células de memória com apenas 1
transistor e um capacitor, que descarrega ao longo do tempo.
Escolha uma ou mais:
a. As memórias dinâmicas precisam de atualização periódica porque são construídas com células de memória com apenas 1
transistor e um capacitor.

b. Nas memórias dinâmicas o tempo de leitura é maior do que o de escrita.
c. O código de correção de erro, para corrigir 1 bit e detetar 2 bits errados, em  uma palavra de memória com 40 bits de
largura, tem 7 bits.

d. As memórias assíncronas deixaram de ser utilizadas em conjunto com os modernos processadores pela sua baixa
capacidade de armazenamento.
e. A memória dinâmica é utilizada como componente da memória cache nos modernos processadores porque é mais rápida.
A memória ESTÁTICA é utilizada como componente da memória cache nos modernos processadores porque é mais rápida.
As memórias assíncronas deixaram de ser utilizadas em conjunto com os modernos processadores pelo uso da memória cache
nos processadores.
Nas memórias dinâmicas o tempo de leitura e escrita são similares. As leituras  são destrutivas e demandam uma escrita em
seguida. As escritas requerem uma leitura antes devido à organizaçao interna como uma matriz de linhas e colunas.
A formula do código de Hamming está no material de referência.
As respostas corretas são: O código de correção de erro, para corrigir 1 bit e detetar 2 bits errados, em  uma palavra de
memória com 40 bits de largura, tem 7 bits., As memórias dinâmicas precisam de atualização periódica porque são construídas
com células de memória com apenas 1 transistor e um capacitor.

12/06/2023, 23:26 Memória: Revisão da tentativa
https://ambientevirtual.nce.ufrj.br/mod/quiz/review.php?attempt=1044692&cmid=566715 7/7
Questão 10
Incorreto
Atingiu 0,0 de 1,0
Analise as seguintes afirmativas sobre as memórias síncronas:
I - As memórias síncronas são projetadas para permitir a leitura ou escrita, depois da latência inicial, em modo rajada (burst
mode).
II- As memórias síncronas são um tipo de memória dinâmica, onde a leitura ou escrita dos dados é sincronizada por um relógio
de sistema ou de barramento.
III - A latência inicial de uma memória DDR3, em ciclos de relógio, é menor do que uma memória DDR2.
IV - O desempenho das memórias síncronas é significativamente inferior ao das memórias assíncronas.
É correto apenas o que se afirma em:
Escolha uma opção:
a. I, III e IV
b. I, II e III
c. I e II
d. II e IV
e. III e IV
A resposta correta é: I e II
◄ Questionário Sapiens
Seguir para...
Hierarquia e Memória Cache ►

https://ambientevirtual.nce.ufrj.br/mod/quiz/view.php?id=566714&forceview=1
https://ambientevirtual.nce.ufrj.br/mod/quiz/view.php?id=566716&forceview=1

Continue navegando