Prévia do material em texto
Prova Impressa GABARITO | Avaliação Final (Objetiva) - Individual (Cod.:957364) Peso da Avaliação 4,00 Prova 79213571 Qtd. de Questões 10 Acertos/Erros 5/5 Nota 5,00 Os circuitos sequenciais são formados por duas partes, sendo uma delas um circuito combinacional e a outra um circuito de memorização, realimentando a entrada do sistema a partir da saída dele. Os sistemas digitais podem operar no modo assíncrono ou no modo síncrono. Os Latches funcionam no modo assíncrono e os Flip-flops funcionam no modo síncrono. A respeito dos sistemas assíncronos e síncronos, assinale a alternativa CORRETA: A Nos sistemas síncronos, as saídas de circuitos lógicos podem mudar de estado a qualquer momento, em que uma ou mais entradas também mudam. B Nos sistemas síncronos, o momento exato em que uma saída pode mudar de estado é controlado por uma sequência de pulsos retangulares, denominada de Clock. C Nos sistemas assíncronos, o momento exato em que uma saída pode mudar de estado é controlado por uma sequência de pulsos retangulares, denominada de Clock. D Nos sistemas assíncronos, as saídas de circuitos lógicos não podem mudar de estado a qualquer momento, em que uma ou mais entradas também mudam. Um Flip-flop funciona de forma semelhante a um Latch, mas tem uma diferença fundamental. O Latch é um circuito assíncrono, cujo sinal de clock é aplicado somente no primeiro Latch do arranjo. Já o Flip-flop é um circuito síncrono, ou seja, as transições nas saídas do Flip-flop só poderão ocorrer na borda de subida ou na borda de descida do sinal de clock aplicado. Existem vários tipos de Flip- flops, dentre eles o tipo T e o tipo D. Considerando as tabelas verdade dos Flip-flops tipo T e tipo D apresentadas na figura, analise as sentenças a seguir: I- O Flip-flop tipo T fará sua saída Q inverter de estado sempre que houver a subida do pulso de clock e a entrada T for igual a 1. II- O Flip-flop tipo D fará sua saída assumir nível 0 sempre que houver a subida do pulso de clock e a entrada D for igual a 1. III- O Flip-flop tipo D fará sua saída assumir nível 1 sempre que houver a subida do pulso de clock e a entrada D for igual a 1. IV- O Flip-flop tipo T fará sua saída Q manter o estado lógico anterior sempre que houver a subida do pulso de clock e a entrada T for igual a 0. VOLTAR A+ Alterar modo de visualização 1 2 Assinale a alternativa CORRETA: A As sentenças I, II e IV estão corretas. B As sentenças I, III e IV estão corretas. C As sentenças I, II e III estão corretas. D As sentenças II, III e IV estão corretas. [Laboratório Virtual – Circuito com Lógica Booleana] Um dos circuitos integrados (CIs) utilizados no experimento era o SN 74HC08N, o qual é composto por quatro portas AND de duas entradas cada. Ao projetar um circuito com portas lógicas, devemos verificar se o circuito integrado possui todas as portas lógicas necessárias ou se será necessário inserir um outro CI para atender aos requisitos do projeto. A figura apresenta um circuito lógico que será projetado: Sobre a utilização do circuito integrado para o projeto da figura, assinale a alternativa CORRETA: A Serão necessários dois CIs SN 74HC08N para construir o circuito lógico apresentado, visto que as portas lógicas OR (OU) e nem portas NOT (Inversora) estarão presentes no segundo CI. 3 B Será possível construir o circuito lógico apresentado apenas com o CI SN 74HC08N, pois esse componente possui todas as portas lógicas do circuito. C Não será possível construir o circuito lógico apresentando apenas com o CI SN 74HC08N, pois esse componente não é composto por portas lógicas OR (OU) e nem portas NOT (Inversora). D Será possível construir o circuito lógico apresentando apenas com o CI SN 74HC08N, pois este componente também possui portas AND de três entradas. [Laboratório Virtual – Circuito com Lógica Booleana] Através da realização do laboratório, foi possível verificar o comportamento do LED utilizando um circuito com uma porta lógica OR (OU) e duas variáveis de entrada. Em um experimento real, muitas vezes não temos um circuito integrado que possui a porta necessária. Desta forma, é possível utilizar a autossuficiência das portas NAND (NÃO-E) e NOR (NÃO-OU) para criar um circuito que se comporte como uma OR. As portas lógicas NAND e NOR são autossuficientes e podem ser usadas para construir qualquer circuito lógico digital. Sobre o circuito que poderia substituir a porta OR utilizando a autossuficiência, assinale a alternativa CORRETA: A A porta OR pode ser obtida a partir do curto-circuito das entradas da porta Não-E. B É necessário a utilização de apenas duas portas Não-E, resultando na obtenção da porta OU (OR). C São utilizadas três portas Não-E para conseguir uma porta OU (OR). D Essa substituição é impossível dentro da eletrônica digital. A tabela verdade representa o funcionamento de um circuito digital, mostrando como a saída se comporta com relação aos valores aplicados nas entradas. É muito importante que a expressão booleana obtida a partir de uma tabela verdade seja a mais simplificada possível, e para isso podem ser utilizados os conceitos, postulados e teoremas da álgebra Booleana. Outra forma simples, rápida, e confiável para conseguirmos simplificar expressões booleanas é utilizar o procedimento dos mapas de Karnaugh. Acerca da sequência necessária para obter uma expressão booleana simplificada utilizando o mapa de Karnaugh, ordene os itens a seguir: I- Obter os termos, escritos como operação E, relativos a cada agrupamento, então efetuar uma operação OU entre todos os termos. Revisar Conteúdo do Livro 4 5 II- Transferir para as células correspondentes no mapa de Karnaugh os valores de saída 1 (um) e X (irrelevantes) da tabela verdade. III- Verificar a quantidade de variáveis de entrada na tabela verdade e então escolher o mapa de Karnaugh correspondente. IV- Efetuar no mapa de Karnaugh os agrupamentos dos valores 1 (um) e X (irrelevantes) considerando as regras para tal. Assinale a alternativa que apresenta a sequência CORRETA: A II - I - III - IV. B III - II - IV - I. C I - IV - II - III. D IV - I - III - II. Os equipamentos eletrônicos digitais utilizam internamente o sistema binário de numeração, enquanto nós, humanos, utilizamos o sistema decimal de numeração para representarmos quantidades e efetuarmos cálculos. Existem, ainda, outros sistemas de numeração, como, por exemplo, o sistema de numeração hexadecimal. A respeito dos sistemas de numeração decimal, binário e hexadecimal, classifique V para as sentenças verdadeiras e F para as falsas: ( ) O número decimal 23 é representado no sistema de numeração binário pela sequência de bits 10111. ( ) Um número binário composto por uma sequência de 5 bits pode representar um total de 32 quantidades distintas (de 0 a 31). ( ) O número binário 101001100111 é representado no sistema de numeração hexadecimal pela sequência A63. ( ) O número binário 1100 quando é convertido para o sistema de numeração decimal resulta na quantidade 12. Assinale a alternativa que apresenta a sequência CORRETA: A F - F - F - V. B F - V - V - F. C V - F - V - F. D V - V - F - V. As portas lógicas digitais são, na prática, dispositivos chamados de circuitos integrados, ou ainda de chips. Para isso podem ser utilizadas algumas tecnologias distintas, gerando as chamadas famílias lógicas. A família TTL e a família CMOS são as famílias lógicas digitais mais conhecidas. As famílias lógicas digitais possuem estruturas internas, características e aspectos técnicos distintos. Entre os aspectos técnicos importantes existem as correntes máximas de entrada e saída das portas lógicas, além do Fan-Out, que define a quantidade máxima de portas lógicas que podem ser ligadas na saída de outra porta. Na figura são apresentadas as fórmulas para calcular o Fan-Out e os valores de Revisar Conteúdo do Livro 6 7 correntes de entrada e de saída de uma determinada porta TTL. Considerando esses dados, classifique V paraas sentenças verdadeiras e F para a falsas: ( ) O valor do Fan-Out para nível lógico baixo é de 20 portas. ( ) O valor de Fan-Out para nível lógico alto é de 25 portas. ( ) O valor da IIH (Corrente de entrada em nível alto) é de 20 mA. ( ) O valor da IOH (Corrente de saída em nível alto) é de 0,5 mA. Assinale a alternativa que apresenta a sequência CORRETA: A V - F - V - V. B F - V - V - V. C V - V - F - V. D F - F - V - F. As operações ou funções lógicas propostas pela álgebra booleana são implementadas na prática através da utilização das Portas Lógicas, que são elementos da Eletrônica Digital. As portas lógicas secundárias são aquelas que desempenham as funções lógicas NAND, NOR, XOR e XNOR. Considerando as portas lógicas secundárias, classifique V para as sentenças verdadeiras e F para as falsas: ( ) Na porta lógica NAND (NE) a saída terá nível lógico 1 (um) se pelo menos uma das entradas tiver nível lógico 0. ( ) Na porta lógica NOR (NOU) a saída terá nível lógico 1 (um) se pelo menos uma das entradas tiver nível lógico 1. ( ) Na porta lógica XOR (XOU) a saída terá nível lógico 1 (um) quando as duas entradas tiverem os seus valores lógicos diferentes. ( ) Na porta lógica XNOR (XNOU) a saída terá nível lógico 1 (um) quando as duas entradas tiverem os seus valores lógicos diferentes. Assinale a alternativa que apresenta a sequência CORRETA: A F - F - V - V. B V - F - V - F. 8 C F - V - V - F. D V - F - F - V. Mapa de Karnaugh é um método muito eficiente para simplificação de expressões booleanas. Ele utiliza a tabela verdade do sistema lógico, porém disposta em forma de mapas específicos, que variam conforme a quantidade de variáveis de entrada do sistema. Podem existir sistemas que tenham algumas situações de entradas que geram saídas irrelevantes, gerando as chamadas condições irrelevantes. Considerando o mapa de Karnaugh com os agrupamentos apresentados, analise no anexo da questão as sentenças: Assinale a alternativa CORRETA: A As sentenças III e IV estão corretas. B As sentenças II e III estão corretas. Revisar Conteúdo do Livro 9 C As sentenças I e II estão corretas. D As sentenças I e IV estão corretas. q 967442-EEA121-MAPA COM AGRUPAMENTOS (An Sentenças)Clique para baixar o anexo da questão O Latch e o Flip-flop são os elementos de memória mais empregados em circuitos sequenciais. Existem alguns tipos de Latches, sendo que o Latch RS básico é o mais simples. Ele pode ter suas saídas alteradas no instante em que ocorre a mudança dos níveis aplicados nas entradas R e S, porque funciona no modo assíncrono. Uma terceira entrada, chamada Habilitar (Enable, em inglês), pode ser implementada no Latch RS, conforme apresentado no circuito da figura. Considerando esse circuito e a tabela verdade apresentados na figura, analise as seguintes sentenças: I- A saída Qf (valor futuro de Q) vai permanecer igual ao valor anterior (memória) quando fizermos a entrada En=0, independente dos valores das entrada R e S do Latch. II- A saída Qf (valor futuro de Q) terá suas variações conforme a tabela verdade do Latch RS quando fizermos a entrada En=1. III- A saída Qf (valor futuro de Q) vai permanecer igual ao valor anterior (memória) quando fizermos a entrada En=1, independente dos valores das entrada R e S do Latch. IV- A saída Qf (valor futuro de Q) terá suas variações conforme a tabela verdade do Latch RS quando fizermos a entrada En=0. Assinale a alternativa CORRETA: A As sentenças II e III estão corretas. B As sentenças III e IV estão corretas. C As sentenças I e II estão corretas. D As sentenças I e III estão corretas. Revisar Conteúdo do Livro 10 Revisar Conteúdo do Livro Imprimir