Buscar

ORGANIZAÇÃO DE COMPUTADORES - Simulado 2.4

Prévia do material em texto

ORGANIZAÇÃO DE COMPUTADORES 
 
Simulado: CCT0210_SM_201408203821 V.4 Fechar 
Aluno(a): ROBSON CABRAL DA SILVA JUNIOR Matrícula: 201408203821 
Desempenho: 8,0 de 8,0 Data: 09/11/2015 12:38:05 (Finalizada) 
 
 
 1a Questão (Ref.: 201408490113) 
Interrupções são eventos provocados pelo hardware que provocam o desvio da sequência normal de execução 
de uma tarefa. São sinais de hardware fundamentais para a existência de sistemas multitarefas, provocando a 
interrupção da tarefa em execução. Podemos dividir as interrupções em três classes, cite essas classes com uma 
breve explicação de cada uma delas. 
 
 
Sua Resposta: Relógio- relógio é o dispositivo gerador de pulsos cuja duração é chamada de ciclo. A frequência 
do processador é dada pela quantidade de ciclos por segundo. A interrupção gerada pelo relógio interno do 
processador provoca a suspensão periódica da tarefa em execução para permitir a execução de uma nova 
tarefa. Esta interrupção é fundamental para o modelo de sistemas multitarefa atuais. E/S- gerada por um 
controlador de E/S par sinalizar o término de uma operação. Após o término da execução da rotina de 
tratamento o processamento retorna ao ponto imediatamente após de onde foi interrompido. Falha de 
hardware- gerada por um controlador de E/S par sinalizar o término de uma operação. Após o término da 
execução da rotina de tratamento o processamento retorna ao ponto imediatamente após de onde foi 
interrompido. 
 
 
Compare com a sua resposta: Relógio- relógio é o dispositivo gerador de pulsos cuja duração é chamada de 
ciclo. A frequência do processador é dada pela quantidade de ciclos por segundo. A interrupção gerada pelo 
relógio interno do processador provoca a suspensão periódica da tarefa em execução para permitir a execução 
de uma nova tarefa. Esta interrupção é fundamental para o modelo de sistemas multitarefa atuais. E/S- gerada 
por um controlador de E/S par sinalizar o término de uma operação. Após o término da execução da rotina de 
tratamento o processamento retorna ao ponto imediatamente após de onde foi interrompido. Falha de 
hardware- gerada por um controlador de E/S par sinalizar o término de uma operação. Após o término da 
execução da rotina de tratamento o processamento retorna ao ponto imediatamente após de onde foi 
interrompido. 
 
 
 
 2a Questão (Ref.: 201408386029) 
Porque o mecanismo de localidade temporal é importante no contexto de memórias cache? 
 
 
Sua Resposta: Porque indica que o dado poderá ser acessado novamente e este fato deverá ser levado em 
consideração quando do estabelecimento de uma política de substituição. 
 
 
Compare com a sua resposta: Porque indica que o dado poderá ser acessado novamente e este fato deverá ser 
levado em consideração quando do estabelecimento de uma política de substituição. 
 
 
 
 3a Questão (Ref.: 201408801075) Pontos: 1,0 / 1,0 
Conhecemos o processo de execução de uma instrução. Sabemos que temos várias fases. Se notarmos 
atentamente estas fases podemos verificar que cada fases é independente da outra. Isto dá ensejo a um 
processo de aceleração da execução da instrução denominado: 
 
 
cache 
 
pipeline 
 
acesso direto a memória - DMA 
 
via de dados 
 
microprogramação 
Gabarito Comentado. 
 
 
 
 
 4a Questão (Ref.: 201408802856) Pontos: 1,0 / 1,0 
Analise as três sentenças a seguir sobre processador e assinale a única alternativa correta. 
I. É composto por circuitos eletrônicos capazes de executar instruções; 
II. Para executar as instruções ele obedece ao ciclo de busca, decodificação e execução da instrução; 
III. As funções realizadas pelo processador podem ser divididas em dois grupos: hardware e software. 
 
 
Todas as sentenças estão corretas 
 
Apenas a sentença I está correta 
 
Apenas as sentenças II e III estão corretas 
 
Apenas as sentenças I e II estão corretas 
 
Apenas a sentença II está correta 
Gabarito Comentado. 
 
 
 
 
 5a Questão (Ref.: 201408817444) Pontos: 1,0 / 1,0 
O ____________ é uma técnica usada em processadores para melhorar seu desempenho, que consiste em 
"dividir" o processador em vários estágios distintos 
 
 
RAID 5 
 
Pipeline 
 
Overlock 
 
Doublepipeline 
 
Overclock 
Gabarito Comentado. 
 
 
 
 
 6a Questão (Ref.: 201408472385) Pontos: 1,0 / 1,0 
Interrupções de hardware foram introduzidas como forma de evitar o desperdício de tempo valioso do 
processador . Uma interrupção é um evento externo que causa o processador parando a execução do programa 
corrente e desvia a execução para um bloco de código chamado rotina de interrupção. As interrupções podem 
ser divididas em três classes: 
 
 
Relógio,E/S e controle 
 
E/S, falha de software e falha de hardware 
 
relógio, E/S e falha de Hardware. 
 
E/S,verificador e falha de software 
 
Controle,falha de software e E/S 
Gabarito Comentado. 
 
 
 
 
 7a Questão (Ref.: 201408425575) Pontos: 1,0 / 1,0 
Sobre Processadores, analise as assertivas e assinale a alternativa que aponta a(s) correta(s). 
 
I. A CPU é o 'cérebro' do computador, sua função é executar programas armazenados na memória principal, 
buscando suas instruções, examinando-as e então executando-as uma após a outra. 
 
II. Barramentos podem ser externos à CPU, conectando-a à memória e aos dispositivos E/S, mas também 
podem ser internos à CPU. 
 
III. A CPU é composta por várias partes distintas. A unidade de controle é responsável por buscar instruções na 
memória principal e determinar seu tipo. 
 
IV. A unidade de aritmética e lógica efetua operações como adição AND (E) booleano para executar as 
intruções. 
 
 
Apenas I, II e III. 
 
I, II, III e IV. 
 
Apenas I. 
 
Apenas II, III e IV. 
 
Apenas I, III e IV. 
Gabarito Comentado. Gabarito Comentado. 
 
 
 
 
 8a Questão (Ref.: 201408911681) Pontos: 1,0 / 1,0 
Com relação aos barramentos que interligam a CPU ao bloco de memória(controle, dados e de endereços), 
assinale a alternativa correta com respeito a comunicação deles com a CPU, se unidirecional (somente passam 
dados da cpu para a memória) ou bidirecional (as informações tanto passam da CPU para a memória quanto da 
memória para a CPU): 
 
 
O barramento de controle é unidirecional, o de dados unidirecional e o de endereços unidirecional. 
 
O barramento de controle é bidirecional, o de dados bidirecional e o de endereços bidirecional. 
 
O barramento de controle é bidirecional, o de dados bidirecional e o de endereços unidirecional. 
 
O barramento de controle é unidirecional, o de dados bidirecional e o de endereços bidirecional. 
 
O barramento de controle é unidirecional, o de dados unidirecional e o de endereços bidirecional. 
 
 
 
 9a Questão (Ref.: 201408899935) Pontos: 1,0 / 1,0 
Qual tipo de barramento interliga a UCP, mais especificamente a Unidade de Controle (UC), aos demais 
componentes do sistema computacional (memória principal, componentes de entrada e saída) para a passagem 
se sinais de controles gerados pelo sistema. 
 
 
Barramento de Controle 
 
Barramento Principal 
 
Barramento do Sistema 
 
Barramento de Dados 
 
Barramento de Endereços 
Gabarito Comentado. 
 
 
 
 
 10a Questão (Ref.: 201408900010) Pontos: 1,0 / 1,0 
São elementos de armazenamento temporário, localizados na UCP, os quais são extremamente rápidos por 
causa da sua tecnologia de fabricação. Qual é o componente que o texto se refere? 
 
 
Memória Secundária 
 
Memória Principal 
 
Memória Cache 
 
Contador de Instruções 
 
Registrador

Continue navegando

Outros materiais