Baixe o app para aproveitar ainda mais
Prévia do material em texto
1 Questão Ano: 2019 Banca: IDECAN Órgão: UNIVASF Prova: IDECAN - 2019 - UNIVASF - Analista de Tecnologia da Informação A arquitetura de Von Neumann propõe um modelo de arquitetura de computadores organizado em componentes em que cada componente executa uma única tarefa e de forma organizada. Sobre os componentes da arquitetura de Von Neumann, é correto afirmar que a Unidade de Controle é responsável pela decodificação das instruções. a memória principal é responsável somente por armazenar os programas a serem executados. os registradores são responsáveis pela interligação entre dispositivos, como a CPU, a memória e outros periféricos. a Unidade de Entrada e Saída agrupa a Unidade Lógica Aritmética e a Unidade de Controle. a Unidade Lógica e Aritmética (ULA) é responsável pela comunicação com os periféricos do computador. Respondido em 01/03/2021 14:30:06 2 Questão Quantos chips de 32k x 1 de RAM são necessários para fornecer uma capacidade de memória de 256k bytes? 512 256 128 64 8 Respondido em 01/03/2021 14:30:50 3 Questão A estrutura de interconexão deve atender aos diferentes tipos de transferência dentro do computador. Assinale a opção de caminho de comunicação em que o processador precisa enviar dados para um dispositivo de E/S por meio de um módulo de E/S. Memória para UCP UCP para E/S Dispositivos de E/S para a memória E/S para UCP Memória para dispositivo E/S Respondido em 01/03/2021 14:36:19 4 Questão O desempenho da UCP pode ser medido pelo produto entre o número de ciclos de clock da UCP para um programa com o tempo de cada ciclo de clock. Essa medida resultante é a forma de se aferir: A taxa de clock A linguagem de máquina para realização da tarefa O tempo de execução da UCP para um programa A taxa de transferência de dados entre os registradores e endereços da memória As instruções para um programa Respondido em 01/03/2021 14:36:39
Compartilhar