Baixe o app para aproveitar ainda mais
Prévia do material em texto
Disc.: ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES Aluno(a): Acertos: 10,0 de 10,0 29/03/2021 1a Questão Acerto: 1,0 / 1,0 Assinale a opção que não representa um dispositivo de entrada para um computador pessoal: Placa de captura de vídeo. Impressora 3D. Leitor biométrico. Mouse. Leitor de código de barras. Respondido em 29/03/2021 09:02:01 Explicação: Impressora 3D. 2a Questão Acerto: 1,0 / 1,0 Assinale a alternativa correta sobre Overclocking. Além do clock e do número de núcleos, outra característica importante do processador é a sua memória secundária. Ela funciona como uma pequena parte da memória principal dentro do próprio chip do processador. Por ser uma prática comum, não há certos riscos envolvidos no overclocking que possam envolver danos ao processador. É o processo para diminuir a velocidade do clock do processador compatível com a frequência de uso normal. É o processo para customizar a velocidade do clock do processador acima de sua frequência de uso normal. Por ter uma alta rotação, a temperatura pode resfriar-se de forma abrupta. Respondido em 29/03/2021 09:02:42 Explicação: Overclocking, por sua vez, é o processo para customizar a velocidade do clock do processador acima de sua frequência de uso normal. Tal prática deixa o computador mais rápido, pois uma maior quantidade de operações pode ser realizada ao mesmo tempo. 3a Questão Acerto: 1,0 / 1,0 Qual é e em que área da UCP (processador) se realiza a movimentação de dados e de instruções de E para o processador? Contador de Instrução - CI. Registrador de Dados de Memória - RDM. Registrador de instrução - RI. Registrador de Endereço - REM. Unidade de Controle - UC. Respondido em 29/03/2021 09:04:39 Explicação: Unidade de Controle - UC. 4a Questão Acerto: 1,0 / 1,0 O parâmetro para análise de memórias eletrônicas que indica o tempo entre duas operações sucessivas de leitura ou escrita é conhecido como: Custo. Capacidade. Temporariedade. Ciclo de Memória. Volatilidade. Respondido em 29/03/2021 09:06:21 Explicação: Ciclo de Memória. 5a Questão Acerto: 1,0 / 1,0 O último símbolo possível de ser representado na base numérica 14 é o: F C B D E Respondido em 29/03/2021 09:08:11 Explicação: D 6a Questão Acerto: 1,0 / 1,0 A partir da expressão: A + (B . C). Escolha a única alternativa que representa uma expressão equivalente A (A + B) . (A + C) A + C (A . B) + (A . C) A + B Respondido em 29/03/2021 09:08:53 7a Questão Acerto: 1,0 / 1,0 João foi à lanchonete e solicitou ao balconista um hamburguer (X) ou uma batata frita (Y) e um refrigerante (Z). Qual expressão simboliza este pedido? X + (Y . Z) X . Y . Z (X + Y) . Z X + Y + Z X . Y + Z Respondido em 29/03/2021 09:10:18 8a Questão Acerto: 1,0 / 1,0 3) Relacione as colunas: I- Multicore II- Superpipeline III- Superescalar IV- Pipeline dinâmico V- Multiprocessadores Com A- Múltiplos pipelines que operam em paralelo. B- Execução de instruções fora de ordem em um pipeline. C- Pipelines com grande número de estágios. D- Múltiplos processadores compartilhando um espaço de endereços. E- Múltiplos processadores em um único encapsulamento. I-E, II-C, III-A, IV-B, V-D. I-E, II-C, III-A, IV-D, V-B. I-D, II-E, III-B, IV-A, V-C. I-B, II-A, III-C, IV-E, V-D I-C, II-A, III-B, IV-D, V-E Respondido em 29/03/2021 09:12:24 Explicação: I-E, II-C, III-A, IV-B, V-D. 9a Questão Acerto: 1,0 / 1,0 Sobre a organização superescalar e a técnica de pipeline é correto afirmar: Pipeline aumenta o throughput de instruções (número de instruções executadas por unidade de tempo), assim como reduz o tempo de execução de uma instrução. Na técnica de pipeline, assim que uma instrução termina o primeiro estágio e parte para o segundo, a próxima instrução passar a ocupar o primeiro estágio. Na organização superescalar várias instruções podem ser iniciadas simultaneamente e executadas de forma dependente umas das outras. Na técnica de pipeline o caminho executável de uma instrução é dividido em estágios discretos, permitindo ao processador efetuar várias instruções sequencialmente. Na organização superescalar, as múltiplas unidades funcionais independentes permitem despachar apenas uma instrução por ciclo. Respondido em 29/03/2021 09:13:44 Explicação: Na organização superescalar em uma arquitetura de um processador, as instruções comuns (aritméticas de inteiros e ponto flutuantes), a carga do valor da memória em um registrador, o armazenamento do valor do registrador na memória e os desvios condicionais poderão ser iniciados e executados de forma independente. Na técnica de pipeline o caminho de execução de uma instrução é dividido em estágios discretos, o que permite que o processador processe várias instruções simultaneamente, contanto que no máximo uma instrução ocupe cada estágio durante um ciclo de relógio. 10a Questão Acerto: 1,0 / 1,0 Em um pipeline de seis estágios a correta sequência de execução de estágios é: FI, DI, CO, EI FO, WO. FI, CO, DI, FO, EI, WO. FI, DI, CO, FO, EI, WO. CO, DI, FI, FO, EI, WO DI, FI, CO, FO, EI, WO Respondido em 29/03/2021 09:15:05 Explicação: Em um pipeline de 6 estagios, temos ¿ busca de instrução (BI); ¿ decodificação de instrução (DI); ¿ cálculo de operandos (CO); ¿ busca de operandos (BO); ¿ execução de instrução (EI); ¿ escrita de operando (EO). Mas os termos sao em ingles, logo BI = FI (F de fetch) DI é igual CO é igual BO é FO (F de fecth) EI é igual EO = WO (W de write) javascript:abre_colabore('38403','220351041','4442816331');
Compartilhar