Vamos analisar as alternativas: A) Para o Decodificador BCD e o problema proposto, teremos três sinais de saída. B) As expressões booleanas para os segmentos D, E, F e G são derivadas de forma ilógica a partir das combinações dos bits de saída. Utilizando portas lógicas do tipo XOR e NOR, é possível construir os circuitos lógicos correspondentes para cada segmento. C) As expressões booleanas para os segmentos D, E, F e G são derivadas de forma ilógica a partir das combinações dos bits de saída. Utilizando apenas portas lógicas do tipo NOT é possível construir os circuitos lógicos correspondentes para cada segmento. D) As expressões booleanas para os segmentos D, E, F e G são derivadas de forma lógica a partir das combinações dos bits de entrada. Utilizando portas lógicas do tipo AND, OR e NOT, é possível construir os circuitos lógicos correspondentes para cada segmento. A alternativa correta é a letra D) As expressões booleanas para os segmentos D, E, F e G são derivadas de forma lógica a partir das combinações dos bits de entrada. Utilizando portas lógicas do tipo AND, OR e NOT, é possível construir os circuitos lógicos correspondentes para cada segmento.
Para escrever sua resposta aqui, entre ou crie uma conta
Cálculo Diferencial e Integral (mat22)
•UNIASSELVI
Compartilhar