Ed
há 3 meses
Vamos analisar as asserções: I. O clock-skew pode ser minimizado por meio do ajuste adequado no roteamento de sinais de clock entre os componentes. Verdadeira, pois o ajuste no roteamento pode ajudar a sincronizar melhor os sinais de clock e minimizar o clock-skew. II. A defasagem entre os sinais de clock afeta diretamente a sincronia do sistema, podendo causar falhas no processamento de dados. Verdadeira, já que a defasagem nos sinais de clock pode realmente levar a problemas de sincronização e, consequentemente, a falhas no processamento. Agora, vamos avaliar a relação entre as duas asserções. A asserção II explica por que a minimização do clock-skew (asserção I) é importante, pois a defasagem nos sinais de clock pode causar problemas no sistema. Portanto, ambas as asserções são verdadeiras e a II é uma justificativa correta da I. A alternativa correta é: b. As asserções I e II são proposições verdadeiras, e a II é uma justificativa correta da I.
Já tem uma conta?
Ao continuar, você aceita os Termos de Uso e Política de Privacidade