Logo Passei Direto
Buscar

Arquitetura de Computadores_ Revisão da tentativa

Ferramentas de estudo

Questões resolvidas

No barramento assíncrono, em vez de se atrelar tudo ao relógio, um conjunto de sinais, chamado de handshake completo, determina o início e o fim de um ciclo de leitura/escrita.
Qual seriam os eventos de barramento assíncrono de um handshake completo?
a. SSYN é ativado em resposta a MSYNC.
b. MSYN é ativado em memória.
c. MSYN é desativado em resposta a SSYNC.
d. SSYN é desativado em reposta à ativação SSYN.
e. MSYN é ativado, SSYN é ativado em resposta a MSYN, MSYN é desativado em resposta a SSYNC e SSYN é desativado em resposta à desativação de MSYN.

Assinale a opção que representa um dispositivo de armazenamento de dados volátil.


a. HDD.
b. CD.
c. RAM.
d. HDMI.
e. Blu-Ray.

Vimos que, quando o processador executa uma instrução, ele realiza operações específicas pela movimentação e pelo armazenamento de dados entre memória e registradores.
Quais seriam os tipos de endereçamento possíveis nessa operação?
a. Endereçamento alternativo; endereçamento persuasivo.
b. Endereçamento quântico, endereçamento eletrônico.
c. Endereçamento pós-fixado; endereçamento explosivo.
d. Endereçamento por contingência; endereçamento por controle e endereçamento vertical.
e. Endereçamento por registro, endereçamento por base, endereçamento direto, endereçamento imediato; endereçamento indireto por registro; endereçamento indexado e endereçamento por base indexada.

Os processadores vetoriais têm como objetivo executar tarefas por meio de operações aritméticas de vetores ou matrizes de números de ponto flutuante.
Qual seria a similaridade de um processador vetorial?
a. .
b. O processador vetorial SIMD tem como característica principal a sua eficiência na execução de uma sequência de operações em pares de elementos de dados.
c. Processador CISC (Complex Instruction Set Computing).
d. Processador RISC (Reduced Instruction Set Computing).
e. Multiprocessadores RISC em paralelo com processadores CISC.
f. Processador SIMD (Single Instruction, Multiple Dat
g. Processadores de processamento paralelo de um conjunto de instruções.

As arquiteturas RISC e CISC apresentam características específicas, principalmente considerando a quantidade de instruções.
Com relação ao modo de acesso à memória, uma das principais características da arquitetura RISC seria:
a. Somente pelas instruções load/store.
b. Em até dois operandos por instrução.
c. Conjunto único de instruções.
d. Acesso através de várias instruções.
e. Instruções simples em número reduzido.

Material
páginas com resultados encontrados.
páginas com resultados encontrados.
left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

Questões resolvidas

No barramento assíncrono, em vez de se atrelar tudo ao relógio, um conjunto de sinais, chamado de handshake completo, determina o início e o fim de um ciclo de leitura/escrita.
Qual seriam os eventos de barramento assíncrono de um handshake completo?
a. SSYN é ativado em resposta a MSYNC.
b. MSYN é ativado em memória.
c. MSYN é desativado em resposta a SSYNC.
d. SSYN é desativado em reposta à ativação SSYN.
e. MSYN é ativado, SSYN é ativado em resposta a MSYN, MSYN é desativado em resposta a SSYNC e SSYN é desativado em resposta à desativação de MSYN.

Assinale a opção que representa um dispositivo de armazenamento de dados volátil.


a. HDD.
b. CD.
c. RAM.
d. HDMI.
e. Blu-Ray.

Vimos que, quando o processador executa uma instrução, ele realiza operações específicas pela movimentação e pelo armazenamento de dados entre memória e registradores.
Quais seriam os tipos de endereçamento possíveis nessa operação?
a. Endereçamento alternativo; endereçamento persuasivo.
b. Endereçamento quântico, endereçamento eletrônico.
c. Endereçamento pós-fixado; endereçamento explosivo.
d. Endereçamento por contingência; endereçamento por controle e endereçamento vertical.
e. Endereçamento por registro, endereçamento por base, endereçamento direto, endereçamento imediato; endereçamento indireto por registro; endereçamento indexado e endereçamento por base indexada.

Os processadores vetoriais têm como objetivo executar tarefas por meio de operações aritméticas de vetores ou matrizes de números de ponto flutuante.
Qual seria a similaridade de um processador vetorial?
a. .
b. O processador vetorial SIMD tem como característica principal a sua eficiência na execução de uma sequência de operações em pares de elementos de dados.
c. Processador CISC (Complex Instruction Set Computing).
d. Processador RISC (Reduced Instruction Set Computing).
e. Multiprocessadores RISC em paralelo com processadores CISC.
f. Processador SIMD (Single Instruction, Multiple Dat
g. Processadores de processamento paralelo de um conjunto de instruções.

As arquiteturas RISC e CISC apresentam características específicas, principalmente considerando a quantidade de instruções.
Com relação ao modo de acesso à memória, uma das principais características da arquitetura RISC seria:
a. Somente pelas instruções load/store.
b. Em até dois operandos por instrução.
c. Conjunto único de instruções.
d. Acesso através de várias instruções.
e. Instruções simples em número reduzido.

Prévia do material em texto

23/10/2022 10:55 Arquitetura de Computadores: Revisão da tentativa
https://ava.cenes.com.br/mod/quiz/review.php?attempt=93776&cmid=2686 1/4
- Meus cursos - - - Painel Pós-graduação em Engenharia de Software Arquitetura de Computadores Arquitetura de Computadores
Iniciado em Sunday, 23 Oct 2022, 10:35
Estado Finalizada
Concluída em Sunday, 23 Oct 2022, 10:52
Tempo
empregado
16 minutos 27 segundos
Avaliar 8,0 de um máximo de 10,0(80%)
Questão 1
Correto Atingiu 1,0 de 1,0
No barramento assíncrono, em vez de se atrelar tudo ao relógio, um conjunto de sinais, chamado de
handshake completo, determina o início e o fim de um ciclo de leitura/escrita. Qual seriam os eventos de
barramento assíncrono de um handshake completo?
a. SSYN é ativado em resposta a MSYNC.
b. MSYN é ativado em memória.
c. MSYN é desativado em resposta a SSYNC.
d. SSYN é desativado em reposta à ativação SSYN.
e. MSYN é ativado, SSYN é ativado em
resposta a MSYN, MSYN é desativado em
resposta a SSYN e SSYN é desativado em
resposta à desativação de MSYN.

A resposta está correta porque handshakes completos são interdependentes em relação ao
tempo. Cada evento é acusado por um evento anterior e não por um pulso sincronizado pelo
relógio. Por isso, num barramento assíncrono, esse ciclo de leitura/escrita é formado por esses
eventos.
A resposta correta é: MSYN é ativado, SSYN é ativado em resposta a MSYN, MSYN é desativado em resposta a SSYN e SSYN é desativado em resposta à
desativação de MSYN.
Questão 2
Correto Atingiu 1,0 de 1,0
Assinale a opção que representa um dispositivo de armazenamento de dados volátil.
a. HDD.
b. Blu-Ray.
c. RAM. 
A memória possui essa característica de volatilidade, perdendo sua
informação à medida que a energia deixa de existir. É ótima para dados
em trânsito.
d. HDMI.
e. CD.
A resposta correta é: RAM.
Questão 3
Correto Atingiu 1,0 de 1,0
 
https://ava.cenes.com.br/my/
https://ava.cenes.com.br/course/view.php?id=33
https://ava.cenes.com.br/course/view.php?id=33&section=4
https://ava.cenes.com.br/mod/quiz/view.php?id=2686
23/10/2022 10:55 Arquitetura de Computadores: Revisão da tentativa
https://ava.cenes.com.br/mod/quiz/review.php?attempt=93776&cmid=2686 2/4
Vimos que, quando o processador executa uma instrução, ele realiza operações específicas pela
movimentação e pelo armazenamento de dados entre memória e registradores. Quais seriam os tipos de
endereçamento possíveis nessa operação?
a. Endereçamento por contingência; endereçamento por controle e endereçamento vertical.
b. Endereçamento quântico, endereçamento eletrônico.
c. Endereçamento por registro,
endereçamento por base,
endereçamento direto,
endereçamento imediato;
endereçamento indireto por
registro; endereçamento
indexado e endereçamento
por base indexada.

O processador necessita acessar as memórias e as diferentes localizações dos operandos, por isso se utiliza
desses endereçamentos para poder distribuir pelos canais de barramento qual instrução será a próxima a
ser processada. Endereçamento por registro, endereçamento por base, endereçamento direto,
endereçamento imediato; endereçamento indireto por registro; endereçamento indexado e endereçamento
por base indexada.
d. Endereçamento alternativo; endereçamento persuasivo.
e. Endereçamento pós-fixado; endereçamento explosivo.
A resposta correta é: Endereçamento por registro, endereçamento por base, endereçamento direto, endereçamento imediato; endereçamento indireto
por registro; endereçamento indexado e endereçamento por base indexada.
Questão 4
Incorreto Atingiu 0,0 de 1,0
Os processadores vetoriais têm como objetivo executar tarefas por meio de operações aritméticas de vetores
ou matrizes de números de ponto flutuante. Qual seria a similaridade de um processador vetorial?
a. .
b. . O processador vetorial SIMD tem como característica principal a sua eficiência na execução de uma sequência de operações
em pares de elementos de dados.
c. Processador CISC (Complex Instruction Set Computing).
d. Processador RISC (Reduced Instruction Set Computing).
e. Multiprocessadores RISC em paralelo com processadores CISC. 
f. Processador SIMD (Single Instruction, Multiple Dat
g. Processadores de processamento paralelo de um conjunto de instruções.
A resposta correta é: Processador SIMD (Single Instruction, Multiple Dat
Questão 5
Correto Atingiu 1,0 de 1,0
As organizações têm criado processos interorganizacionais integrados para facilitar a troca de informações e
produtos entre as pessoas, entre consumidor e fornecedor etc. 
Nesse sentido, um exemplo de negócio eletrônico é:
a. e-commerce. 
Muitas empresas têm adotado o e-commerce para alavancar suas vendas e,
ainda, dar mais comodidade ao consumidor, que não precisa sair de casa para
adquirir o produto desejado.
b. compras no varejo.
c. Troca de mensagens.
d. compras no atacado.
e. e-mail.
 
23/10/2022 10:55 Arquitetura de Computadores: Revisão da tentativa
https://ava.cenes.com.br/mod/quiz/review.php?attempt=93776&cmid=2686 3/4
A resposta correta é: e-commerce.
Questão 6
Correto Atingiu 1,0 de 1,0
O modelo de Von Neumann organiza os componentes de um sistema computacional trazendo um melhor
desempenho no projeto do sistema. Qual seria uma das características do modelo idealizado por Von
Neumann?
a. Os dados e instruções ficam em espaços de memórias diferentes, evitando conflitos
b. O UCP deve executar as instruções de um programa de forma paralela e cooperativa.
c. O espaço de memória é dividido em diversos fragmentos em termos de endereçamento físico.
d. A memória principal armazena dados para evitar conflitos de endereçamento na memória principal.
e. As instruções são executadas de forma
sequencial, uma a uma, determinada pela UC.

A resposta está correta pois o modelo Von Neumann está baseado em três principais
características, em que uma delas estabelece que as instruções são executadas de
forma sequencial, uma a uma, determinada pelo UC (Unidade Controle).
A resposta correta é: As instruções são executadas de forma sequencial, uma a uma, determinada pela UC.
Questão 7
Correto Atingiu 1,0 de 1,0
O barramento são portas através das quais o processador pode comunicar-se com os demais componentes
do micro, como a placa de vídeo. Os dispositivos de E/S que esperam por uma requisição são denominados:
a. Acionadores de barramento.
b. Mestres.
c. Amplificadores digitais.
d. Escravos. 
Os dispositivos escravos estão ligados ao barramento
pelos receptores de barramento (bus receivers).
e. Bus drive.
A resposta correta é: Escravos.
Questão 8
Correto Atingiu 1,0 de 1,0
O bit (Binary Digit) é a menor unidade de informação existente, e o byte é um agrupamento de bits. Um byte
equivale 8 bits. Portanto, normalmente um byte pode representar:
a. Um digito numérico.
b. Dois caracteres de pontuação.
c. Uma série de números negativos.
d. Um conjunto de caracteres alfanuméricos. 
Um byte, que é constituído de 8 bits, representa uma letra,
um dígito numérico ou um caractere de pontuação.
e. Um conjunto de texto.
A resposta correta é: Um conjunto de caracteres alfanuméricos.
 
23/10/2022 10:55 Arquitetura de Computadores: Revisão da tentativa
https://ava.cenes.com.br/mod/quiz/review.php?attempt=93776&cmid=2686 4/4
Questão 9
Incorreto Atingiu 0,0 de 1,0
As arquiteturas RISC e CISC apresentam características específicas, principalmente considerando a
quantidade de instruções. Com relação ao modo de acesso à memória, uma das principais características da
arquitetura RISC seria:
a. Somente pelas instruções load/store.
b. Em até dois operandos por instrução.
c. Conjunto único de instruções. 
d. Acesso através de várias instruções.
e. Instruções simples em número reduzido.
A resposta correta é: Somente pelas instruções load/store.
Questão 10
Correto Atingiu 1,0 de 1,0
As unidades de armazenamento em equipamentos são essenciais no cotidiano, como a medição da
capacidade de um disco rígido. Portanto, quando se diz que um disco rígido tem a capacidade de1 GB, ele
tem:
a. 1.024 bits.
b. 1.024 Tbytes.
c. 1.024 Megabytes.  1 GByte corresponde a 1.024 MBytes, já que 1MB corresponde
a 1024 Kbytes e 1Kbytes correspondem a 1.024 bytes.
d. 1.024 Bytes.
e. 1.024 Kbytes.
A resposta correta é: 1.024 Megabytes.
Terminar revisão
Aula 10 - Organização e Hierar… Seguir para... Aula 01 - Algoritmo 
 
https://ava.cenes.com.br/mod/quiz/view.php?id=2686
https://ava.cenes.com.br/mod/resource/view.php?id=2684&forceview=1
https://ava.cenes.com.br/mod/resource/view.php?id=2687&forceview=1

Mais conteúdos dessa disciplina