Buscar

AV_Eletrõnica Digital

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 4 páginas

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

1/5
Avaliação: 10,00 pts Nota SIA: 10,00 pts
ENSINEME: CIRCUITOS LÓGICOS COMBINACIONAIS
Pontos: 1,00  / 1,00
A representação do número 46 do sistema decimal em binário e no código BCD são, respectivamente:
 e 
 e 
 e 
 e 
 e 
2. Pontos: 1,00  / 1,00
O maior valor decimal que pode ser representado com 12 bits utilizando a codi�cação BCD é:
99
100
9999
1000
999
ENSINEME: CIRCUITOS LÓGICOS SEQUENCIAIS
3. Pontos: 1,00  / 1,00
Um contador crescente de 4 bits, com clear e load síncronos, oferece a saída Q3Q2Q1Q0. Sabendo-se que o número
em binário 1000 está ligado à sua entrada paralela de carregamento, que a lógica (Q2.Q0) aciona o load e que a lógica
(Q3.Q1) aciona o clear, o número de estados da sequência permanente é:
10
12
8
7
9
Pontos: 1,00  / 1,00
A seguir temos um contador digital implementado com 4 (quatro) �ip-�ops tipo JK.
11 10002 0100 0110
10 11102 0010 0110
10 11102 0100 0110
11 11102 0010 1110
10 11102 0010 1110
javascript:alert('C%C3%B3digo da quest%C3%A3o: 3990186.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 3990182.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 4161258.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 4158261.');
EPS
2/5
Informe se é verdadeiro (V) ou falso (F) o que se a�rma abaixo sobre o contador digital.
(  ) É um contador modo 16.
(  ) Quando a chave S1 está na posição T (tal como na �gura), é um contador modo 13.
(  ) Quando a chave S1 está na posição W (posição outra que a da �gura), é um contador modo 10.
(  ) Além dos estados �rmes que de�nem o modo do contador, esse contador apresenta um estado de transição.
(V); (V); (F); (F)
(F); (V); (V); (F)
(F); (F); (V); (V)
(F); (V); (F); (V)
(V); (F); (F); (V)
ENSINEME: DISPOSITIVOS DE MEMÓRIA
Pontos: 1,00  / 1,00
Quantas memórias 1024x1 devem ser associadas para formar uma memória com capacidade de armazenar 2
kilobytes, com tamanho de palavra de 8 bits.
8
16
32
4
64
6. Pontos: 1,00  / 1,00
Uma memória 1024x16 é capaz de armazenar quantos bytes?
16 kilobytes
2 kilobytes
2 megabytes
8 kilobytes
16000 bytes
javascript:alert('C%C3%B3digo da quest%C3%A3o: 3992833.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 3992816.');
EPS
3/5
ENSINEME: FLIP-FLOPS
Pontos: 1,00  / 1,00
 Considere as seguintes a�rmações a respeito dos �ip-�ops: 
I - As entradas de clear e preset modi�cam a saída independentemente do sinal do relógio 
II - A saída, em geral, só pode ser atualizada em um dos bordos do clock (subida ou descida) 
III - No �ip-�op   a entrada   não deve ser utilizada 
Estão corretas: 
Todas as a�rmações
Apenas a a�rmação III 
Apenas as a�rmações I e II 
Apenas as a�rmações II e III 
Apenas a a�rmação I 
8. Pontos: 1,00  / 1,00
Marque a alternativa que preenche as lacunas corretamente e em ordem: 
I - Nos ________ a saída, em geral, só se modi�ca em instantes especí�cos de tempo 
II - O sinal de _________ irá colocar a saída   do �ip-�op   em 0 assim que for ativado 
III - Para inverter a saída de um �ip-�op   a entrada   deve ser  _______ .
�ip-�ops, relógio e 1
�ip-�ops, clear e 11 
latches, clear e 1
circuitos sequenciais, preset, 1
circuitos sequenciais, clear e 11 
ENSINEME: SISTEMAS DE NUMERAÇÃO, ÁLGEBRA BOOLEANA E SIMPLIFICAÇÃO DE CIRCUITOS LÓGICOS
Pontos: 1,00  / 1,00
Deseja-se obter um circuito lógico combinacional que realiza a função lógica descrita pelo mapa de Karnaugh.
Entretanto, dispõe-se apenas de circuitos integrados 74HC00 (NAND). Dessa forma, o circuito que realiza a
função lógica descrita no mapa é
JK JK = 11
Q JK
JK JK
X
X
X
javascript:alert('C%C3%B3digo da quest%C3%A3o: 3990388.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 3990392.');
javascript:alert('C%C3%B3digo da quest%C3%A3o: 3989742.');
EPS
4/5
10. Pontos: 1,00  / 1,00
A �gura abaixo apresenta um circuito formado por portas lógicas. Para este circuito, a expressão lógica de
saída correta é:
Y = A+
¯̄¯̄
B
Y =
¯̄¯̄
B
Y = B
Y = A
Y = A 
¯̄¯̄
B
javascript:alert('C%C3%B3digo da quest%C3%A3o: 3989734.');

Continue navegando