Baixe o app para aproveitar ainda mais
Prévia do material em texto
16/04/2017 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/125639/novo/1/{idAvaliacaoVinculada} 1/3 APOL 2 PROTOCOLO: 201703101242601EFC311WAGNER AGOSTINHO DE BONA - RU: 1242601 Nota: 100 Disciplina(s): Eletrônica Digital Data de início: 10/03/2017 17:26 Prazo máximo entrega: - Data de entrega: 10/03/2017 17:32 Questão 1/5 - Eletrônica Digital O mapa de Karnaugh, é um método gráfico no formato de matriz usado para obter uma expressão lógica a partir de uma tabela verdade. Existe uma limitação prática do mapa de Karnaugh, quanto ao número de entradas do circuito, sendo recomendável para aplicações de até: Nota: 20.0 A 2 entradas, e não mais. B 5 entradas, e não mais. C 3 entradas, e não mais. D 4 entradas, e não mais. E 6 entradas, e não mais. Questão 2/5 - Eletrônica Digital Os circuitos digitais podem trabalhar tanto no modo assíncrono quanto no modo síncrono. Em sistemas síncronos, os momentos exatos em que uma saída pode mudar de estado são determinados por um sinal de: Nota: 20.0 A reset. B nível alto. C clock. Você acertou! Rota2 – Tema3 Você acertou! Rota3 – Tema2 16/04/2017 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/125639/novo/1/{idAvaliacaoVinculada} 2/3 D set. E nível baixo. Questão 3/5 - Eletrônica Digital O mapa K tem alguns recursos de simplificação das expressões de forma bem direta e simples. Devemos olhar as células do mapa K que possuem o valor 1, então podemos ter uma simplificação quando encontrados uma: Nota: 20.0 A semelhança. B igualdade. C adjacência. D divergência. E inversão. Questão 4/5 - Eletrônica Digital Os circuitos integrados contadores possuem características de temporização que devemos considerar. Dadas as seguintes sentenças: I – Tempo de setup é o tempo que antecede a transição de subida do clock em que a entrada já deve estar com o valor desejado. II – Tempo de hold é o tempo após a transição de subida do clock em que a entrada ainda deve ser mantida no valor desejado. III – Atraso de propagação é o tempo de setup mais o tempo de hold. IV – Frequência máxima de clock é o valor de frequência até o qual o flipflop funciona adequadamente. Quanto à veracidade dessas sentenças, respectivamente, marque a alternativa correta: Nota: 20.0 A V, F, V, V B V, V, F, V Você acertou! Rota2 – Tema4 Você acertou! 16/04/2017 AVA UNIVIRTUS http://univirtus277877701.saeast1.elb.amazonaws.com/ava/web/#/ava/AvaliacaoUsuarioHistorico/125639/novo/1/{idAvaliacaoVinculada} 3/3 C F, V, V, V D F, F, V, F E V, F, F, V Questão 5/5 - Eletrônica Digital Um circuito sequencial nada mais é do que um circuito combinacional com dispositivo de memória. O flipflop é o elemento base de um circuito sequencial, em que sua saída pode apresentar o estado de nível alto (1) ou o estado de nível baixo (0). Estes estados também são conhecidos, respectivamente, por: Nota: 20.0 A reset e set. B clock e negação. C irrelevante e reset. D set e reset. E set e irrelevante Rota3 – Tema3 Você acertou! Rota3 – Tema1
Compartilhar