Baixe o app para aproveitar ainda mais
Prévia do material em texto
Simulado: CCE0091_SM_201602234078 V.1 Aluno(a): IGOR RICARDO DE ALMEIDA AMIN Matrícula: 201602234078 Desempenho: 0,4 de 0,5 Data: 10/11/2017 15:55:56 (Finalizada) 1a Questão (Ref.: 201602351117) Pontos: 0,1 / 0,1 O Barramento do Sistema ou "Bus" é um meio de comunicação compartilhado, permite a comunicação entre as unidades funcionais de um sistema computacional. São classificados em 3 tipos. Escolha apenas a alternativa VERDADEIRA. Barramento processador-memória otimiza a transferência de informação (processador x memória) Barramento de entrada e saída impede a conexão de diferentes dispositivos Barramento processador-memória possui longa extensão e baixa velocidade Barramento de entrada e saída possui curta extensão e alta velocidade Barramento de backplane é utilizado para sistemas lentos e de baixo desempenho 2a Questão (Ref.: 201602315208) Pontos: 0,1 / 0,1 Qual é forma de entrada e saída em que um módulo especial controla a transferência de dados entre a memória principal e um dispositivo de I/O liberando o processador: Nenhuma I/O programada DMA Bus Cache 3a Questão (Ref.: 201603362812) Pontos: 0,0 / 0,1 Em relação aos sistemas microprocessados, podemos afirmar: I - É possível ter um sistema microprocessado sem a unidade de entrada e saída porque existem sistemas em que não há necessidade de comunicação com o ambiente externo. II - Se o barramento de endereços for de 25 bits, esse microprocessador poderá endereçar até 25M endereços diferentes. III- Se o barramento de dados for de 16 bits, esse microprocessador poderá ler 64 bits em 4 acessos à memória. IV - Memória Cache é uma memória muito rápida e cara, utilizada para diminuir o acesso a memória principal, que é lenta. V - Todas as memórias semicondutoras tem: entradas de endereços, habilitação da memória e habilitação de leitura e escrita. São verdadeiras as afirmativas II, IV e V. Todas as afirmativas são verdadeiras. Todas as afirmativas são falsas. São verdadeiras as afirmativas I, III e IV. São verdadeiras as afirmativas III e IV. 4a Questão (Ref.: 201602363125) Pontos: 0,1 / 0,1 Um engenheiro eletrônico configurou um dispositivo para que ele responda à seguinte configuração de sinais no barramento de endereços: 01110110b. Ocorre, porém, que na documentação este valor deve ser indicado na forma hexadecimal, para minimizar os erros de digitação, além de evitar erro de compreensão por parte dos usuários. Qual é o endereço deste dispositivo? 0x74 0x20 0x77 0x76 0x75 5a Questão (Ref.: 201603330266) Pontos: 0,1 / 0,1 Seja um processador que tem um barramento de dados de 8 bits e um barramento de endereços de 10 bits. Esse processador utiliza 7 registros de propósito geral de 8 bits. Baseado nessas informações, pode-se afirmar que o tamanho (em bits) dos registros REM e RDM, respectivamente são: 8 e 10 8 e 7 7 e 10 10 e 8 10 e 7
Compartilhar