Baixe o app para aproveitar ainda mais
Prévia do material em texto
UDESC - UNIVERSIDADE DO ESTADO DE SANTA CATARINA CENTRO DE CIÊNCIAS TECNOLÓGICAS - CCT DEPARAMENTO DE ENGENHARIA ELÉTRICA LABORATÓRIO DE ELETRÔNICA I - TURMA A PROFESSOR: MARCOS FÁBIO VIEIRA RELATÓRIO DE LEL PRÁTICA – TRANSISTOR MOSFET BRUNO BERTOLDI EDUARDO FALCHETTI SOVRANI JOINVILLE/SC 2014-02 PARTE EXPERIMENTAL Tabela dos valores medidos para VGS e ID VDD (V) 0,5 1,0 1,5 2,0 3,0 4,0 5,0 6,0 VGS (V) 0,5402 1,077 1,447 1,750 2,180 2,520 2,785 3,058 ID () 18,27 35,00 24,09 113,6 372,7 672,7 1007 1337 VDD (V) 7,0 8,0 10,0 12,0 14,0 16,0 18,0 19,0 20,0 VGS (V) 3,297 3,508 3,929 4,310 4,680 5,017 5,354 5,507 5,676 ID () 1683 2042 2760 3495 4236 4992 5748 6133 6511 Gráfico de ID vs VGS A partir dos valores medidos determine os parâmetros K e Vt Por meio da observação do gráfico podemos estimar o valor de Vt para 1,25 V. Aplicando a seguinte relação, podemos determinar o valor de K. Selecionando um ponto da curva para o cálculo, temos: (4,00 V ; 0,002804 A); 5 .Meça as tensões de polarização VG, VD, VS e VGS. A partir dos valores medidos determine (calcule) a corrente de polarização de dreno ID. VG= 4,359v VD= 4,380v VS= 0v VGS= 4,359v Aplicando os valores na expressão: Nota-se que o mosfet está na região de saturação, logo utilizamos a fórmula de mosfet saturado: Conforme calculamos anteriormente, vt = 1,25 e k = : ID= = Também obtivemos id medindo Vrd = 7,942 e desse modo aplicando a lei de ohm, visto que rd = 2200Ω: 6. Escreva a expressão da reta de carga. Utilizando o gráfico abaixo como base para encontrar a reta de carga, consideramos Ic como Id e Vce como Vd. Sabendo que RD = 2,2KΩ e VCC= 12V, obtemos 7. Aplique um sinal na entrada e meça o ganho do amplificador. Foi aplicado um sinal de entrada senoidal onde Vi = 100mV de pico e frequência de 1kHZ. Foi obtido Vo = 0,4 V. Assim o ganho é dado por: 8. Determine a transcondutância gm, a impedância de entrada e a frequência de corte. Usando a expressão abaixo: Substituindo os valores encontramos o valor de As frequências de corte são Fc1= 4 Hz e Fc2 = 350 kHZ. Esses valores foram obtidos a partir do osciloscópio. 10. Meça a tensão VDS para VGS = 0V e VGS = 12V. Para VGS=0V, VDS=12,124V Para VGS=12v, VDS=0,689 V 11. Construa a Tabela da Verdade para este circuito Considerando 12v como nível lógico alto (1) , e 0v como nível lógico baixo (0): Gate VDD VDS 0 0 0 0 1 0 1 0 0 1 1 1 Como podemos observar, essa tabela corresponde à uma porta lógica AND. 13. Meça a tensão VDS para VGS = 0V e VGS = 12V. Para VI=0, V0=12,124V Para VI=12V, V0=0V 14. Construa a Tabela da Verdade para este circuito. Vi V0 0 1 1 0 Como podemos observar, essa tabela corresponde à uma porta lógica NOT (inversora). Amplificador de alto Foi construído um amplificador de alto ganho para pequenos sinais, os resistores R1 e R2 são determinados de forma que o amplificador fique polarizado em VDD/2. Foi utilizado R1 = R2 = 2,2 kΩ A curva VI x V0 pode ser observada a seguir:
Compartilhar