Baixe o app para aproveitar ainda mais
Prévia do material em texto
APOL 05 LÓGICA PROGRAMÁVEL NOTA 100 Questão 1/5 - Lógica Programável O NIOS II é o processador software core da Altera. O nome do seu barramento interno que interliga todos os seus componentes é: A Altera Switch Fabric B Quartus Switch Fabric C Avalon Switch Fabric D Avalon Switch Industry E Altera Switch Industry Questão 2/5 - Lógica Programável Os IP cores são blocos de hardware que executam tarefas específicas. A tecnologia que possibilita projetar dispositivos FPGA com memória, elementos lógicos e um processador IP core em sua arquitetura interna é chamada de: A SOC B SOPC C SO D ARM E RISC Questão 3/5 - Lógica Programável Para a realização de testes em VHDL é possível gerar formas de onda para estimular uma entidade. Os estímulos de teste são armazenados em um vetor declarado como constante cujos elementos são do tipo: A ARRAY B VECTOR C COMPOSITE D RECORD E SCALAR Questão 4/5 - Lógica Programável É possível implementar em VHDL a geração de estímulos para a realização de teste independente da ferramenta de simulação. Para gerar sinais aleatórios como estímulos em região de código concorrente utiliza-se a cláusula: A WAIT B UNTIL C AFTER D FOR E WHEN Questão 5/5 - Lógica Programável Os arquivos em VHDL permitem a troca de dados entre uma entidade e o mundo exterior. Dadas as seguintes sentenças sobre arquivos: I – As operações com arquivos não são sintetizáveis. II – O arquivo é sempre declarado como um tipo, iniciando com a palavra-chave TYPE. III – Um arquivo binário pode ser fechado apenas por meio do procedimento FILE_CLOSE. IV – Os arquivos de texto são de execução mais rápida em relação aos arquivos binários. Quanto à veracidade dessas sentenças, marque a alternativa correta: A V, F, V, V B F, V, V, V C F, F, V, V D V, V, F, F E V, F, F, V
Compartilhar