Buscar

Biblioteca_1740812

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

Revisão Cap. 5 Flip – Flop 
1) Qual é o estado normal de repouso das entradas SET e RESET? E qual é o estado ativo de 
cada uma? 
Resp.: ALTO; BAIXO 
2) Quais serão os estados de Q e �̅� após um FF ter sido resetado? 
Resp.: Q = 0, �̅� = 1 
3) Verdadeiro ou falso: a entrada SET nunca pode ser usada para gerar Q = 0. 
Resp.: Verdadeiro 
4) Quando o circuito de qualquer FF é energizado, é impossível determinar os estados 
iniciais de Q e �̅�. O que poderia ser feito para garantir que um latch NAND sempre 
comece no estado em que, �̅� = 1? 
Resp.: Aplicar um nível BAIXO momentaneamente na entrada SET. 
5) Qual é o estado normal de repouso das entradas de um latch NOR? Qual é o estado ativo 
dessas entradas? 
BAIXO; ALTO 
6) Quando um FF está setado, qual é o estado das saídas Q e �̅�? 
Q = 1 e �̅� = 0. 
7) Qual é a única maneira de levar a saída Q de um latch NOR a comutar de 1 para 0? 
Fazer CLEAR = 1. 
8) Suponha que as formas de onda sejam aplicadas nas entradas do FF mostrado. O que 
acontecerá com a saída Q no ponto b? E no ponto f ? E no ponto h? 
 
Resp.: ALTO; BAIXO; ALTO 
9) Explique por que as entradas S e R afetam a saída Q apenas durante a transição ativa de 
CLK. 
Resp.: Porque CLK* permanecerá em nível ALTO apenas por alguns nanossegundos. 
10) Verdadeiro ou falso: um flip-flop J-K pode ser usado como um S-R, porém um flip-flop S-R 
não pode ser usado como um J-K. 
Resp.: Verdadeiro. 
11) Um flip-flop J-K tem alguma condição de entrada ambígua? 
Resp.: Não 
12) Que condição de entrada para J e K sempre seta a saída Q no instante em que ocorre a 
transição ativa de CLK? 
Resp.: J = 1, K = 0. 
13) O que acontecerá com a forma de onda da saída Q abaixo se a entrada D for mantida 
permanentemente em nível BAIXO? 
 
Resp.: Q vai para nível BAIXO no ponto a e permanece em nível BAIXO. 
14) Verdadeiro ou falso: a saída Q será igual ao nível lógico na entrada D em todos os 
instantes. 
Resp.: Falso. A entrada D pode mudar sem afetar Q, pois Q só pode mudar na borda ativa de 
CLK 
Determine a frequência aproximada e o ciclo de trabalho de um oscilador 555 para RA = 
RB = 2,2 kΩ e C = 2.000 pF. (Use as equações de tL e tH com 0,693) 
 
𝑡𝐿 = 0,693. 𝑅𝑏. 𝐶 = 0,693(2,2 𝑘𝛺)(2000𝑝𝐹) = 3,0492 𝜇𝑠 
𝑡𝐻 = 0,693( 𝑅𝑎 + 𝑅𝑏). 𝐶 = 0,693(2,2 𝑘 + 2,2𝐾𝛺)(2000𝑝𝐹) = 6,0984 𝜇𝑠 
𝑇 = 3,0492 𝜇𝑠 + 6,0984 𝜇𝑠 = 9,1476𝜇𝑠 
𝑓 = 1/ 9,1476 𝜇𝑠 = 109,318 𝑘𝐻𝑧 
𝑐𝑖𝑐𝑙𝑜 𝑑𝑒 𝑡𝑟𝑎𝑏𝑎𝑙ℎ𝑜 = 6,0984 𝜇𝑠/9,1476𝜇𝑠 = 66,67% 
 
 
Resp.: 109,3 kHz; 66,7% 
15) Calcule os valores de RA e RB necessários para obter uma forma de onda de ciclo de 
trabalho de 2 kHz, 30 por cento com um 555. Suponha que C seja um capacitor de 0,1 μF. 
(Use as equações com 0,94, já que o duty cicle é menor que 50%) 
T =
1
f
 =
1
1000
 = 0,002 s = 2 ms 
tH = 0,30 × T = 0,30 × 2 ms = 600 μs 
RA =
tH
0,94 × C 
 =
600μs
0,94 × 0,1 μF
= 6.382,9Ω 
RB =
 tL
0,94 × C
=
2000μs − 600μs
0,94 × 0,1 μF 
= 14893,61Ω 
 
 
Resp.: 𝑅𝑎 = 6.382,9Ω 𝑅𝑏 = 14893,61Ω

Continue navegando