Buscar

APOL 2 ELETRONICA ANALOGICA UNITNER

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 3 páginas

Prévia do material em texto

APOL 2 ELETRONICA ANALOGICA UNITNER
Questão 1/5 - Eletrônica Digital
O mapa de Karnaugh, é um método gráfico no formato de matriz usado para obter uma expressão lógica a partir de uma tabela verdade.
Existe uma limitação prática do mapa de Karnaugh, quanto ao número de entradas do circuito, sendo recomendável para aplicações de até:
	
	A
	2 entradas, e não mais.
	
	B
	5 entradas, e não mais.
	
	C
	3 entradas, e não mais.
	
	D
	4 entradas, e não mais.
	
	E
	6 entradas, e não mais.
Questão 2/5 - Eletrônica Digital
O mapa K tem alguns recursos de simplificação das expressões de forma bem direta e simples.
Devemos olhar as células do mapa K que possuem o valor 1, então podemos ter uma simplificação quando encontrados uma:
	
	A
	semelhança.
	
	B
	igualdade.
	
	C
	adjacência.
	
	D
	divergência.
	
	E
	inversão.
Questão 3/5 - Eletrônica Digital
Quando vamos fazer o projeto de um circuito lógico combinacional a partir da sua tabela verdade, podemos obter a sua expressão lógica (ou equação booleana) diretamente.
Dadas as seguintes sentenças sobre a elaboração da expressão lógica:
I – A expressão é elaborada para as condições em que a saída é 1.
II – É feita a operação AND entre as entradas.
III – Caso haja mais de um termo AND, usa-se a operação XOR entre eles.
IV – Na expressão lógica, quando uma das entradas vale 0 é necessário inverter a mesma, indicando com um traço sobre a letra que a identifica.
V – A expressão resultante tem a forma de produto de somas.
Marque a alternativa que contém apenas as sentenças verdadeiras:
	
	A
	I, II e III, somente
	
	B
	I, II e IV, somente
	
	C
	I, III e IV, somente
	
	D
	I, III e V, somente
	
	E
	I, II e V, somente
Questão 4/5 - Eletrônica Digital
O mapa de Karnaugh é uma matriz em que se distribuem as entradas da tabela verdade em linhas e colunas, sendo que os valores de saída da tabela verdade são preenchidos nas células cuja interseção da linha e coluna corresponde à sua posição na tabela verdade. Costuma-se escrever no canto superior direito da célula o número em decimal equivalente ao número binário formado na interseção das entradas.
Para obter a expressão lógica em um mapa K de 2 entradas, sem considerar nenhum processo de simplifcação, realizamos uma operação _____ com as variáveis envolvidas na intersecção das células que possuem valor 1. E quando se tem mais de uma célula com valor 1, vamos adicionando novos termos _____ à expressão por meio de uma operação _____.
A alternativa que preenche os espaços em branco na ordem em que se apresentam é:
	
	A
	NOT, AND, OR
	
	B
	AND, NOT, OR
	
	C
	AND, AND, OR
	
	D
	OR, AND, AND
	
	E
	OR, OR, AND
Questão 5/5 - Eletrônica Digital
As adjacências em um mapa K de até 4 entradas podem se dar na forma vertical, horizontal ou quadrada.
É possível realizar a adjacência de determinados conjuntos de uma quantidade específica de células, estas quantidades são:
	
	A
	2, 4, 6
	
	B
	2, 3, 4
	
	C
	4, 6, 8
	
	D
	2, 4, 8
	
	E
	4, 8, 10
APOL
 
2
 
ELETRONICA ANALOGICA UNITNER
 
 
Questão 1/5 
-
 
Eletrônica Digital
 
O mapa de Karnaugh, é um método gráfico no formato de matriz usado para obter uma 
expressão lógica a partir de uma tabela verdade.
 
Existe uma limitação prática do mapa de Karnaugh, quanto ao número de entradas do 
circuito, sendo recomendável para aplicaçõe
s de até:
 
 
A
 
2 entradas, e não mais.
 
 
B
 
5 entradas, e não mais.
 
 
C
 
3 entradas, e não mais.
 
 
D
 
4 entradas, e não mais.
 
 
E
 
6 entradas, e não mais.
 
 
Questão 2/5 
-
 
Eletrônica Digital
 
O mapa K tem alguns recursos de simplificação das expressões de forma bem
 
direta e 
simples.
 
Devemos olhar as células do mapa K que possuem o valor 1, então podemos ter uma 
simplificação quando encontrados uma:
 
 
A
 
semelhança.
 
 
B
 
igualdade.
 
 
C
 
adjacência.
 
 
D
 
divergên
cia.
 
 
E
 
inversão.
 
 
Questão 3/5 
-
 
Eletrônica Digital
 
Quando vamos fazer o projeto de um circuito lógico combinacional a partir 
da sua tabela verdade, podemos obter a sua expressão lógica (ou equação 
boole
ana) diretamente.
 
Dadas as seguintes sentenças sobre a elaboração da expressão lógica:
 
I 
–
 
A expressão é elaborada para as condições em que a saída é 1.
 
II 
–
 
É feita a operação AND entre as entradas.
 
III 
–
 
Caso haja mais de um termo AND, usa
-
se a operação 
XOR entre eles.
 
APOL 2 ELETRONICA ANALOGICA UNITNER 
 
Questão 1/5 - Eletrônica Digital 
O mapa de Karnaugh, é um método gráfico no formato de matriz usado para obter uma 
expressão lógica a partir de uma tabela verdade. 
Existe uma limitação prática do mapa de Karnaugh, quanto ao número de entradas do 
circuito, sendo recomendável para aplicações de até: 
 
A 2 entradas, e não mais. 
 
B 5 entradas, e não mais. 
 
C 3 entradas, e não mais. 
 
D 4 entradas, e não mais. 
 
E 6 entradas, e não mais. 
 
Questão 2/5 - Eletrônica Digital 
O mapa K tem alguns recursos de simplificação das expressões de forma bem direta e 
simples. 
Devemos olhar as células do mapa K que possuem o valor 1, então podemos ter uma 
simplificação quando encontrados uma: 
 
A semelhança. 
 
B igualdade. 
 
C adjacência. 
 
D divergência. 
 
E inversão. 
 
Questão 3/5 - Eletrônica Digital 
Quando vamos fazer o projeto de um circuito lógico combinacional a partir 
da sua tabela verdade, podemos obter a sua expressão lógica (ou equação 
booleana) diretamente. 
Dadas as seguintes sentenças sobre a elaboração da expressão lógica: 
I – A expressão é elaborada para as condições em que a saída é 1. 
II – É feita a operação AND entre as entradas. 
III – Caso haja mais de um termo AND, usa-se a operação XOR entre eles.

Continue navegando

Outros materiais