Buscar

PROJETO DIGITAL - Semana 5 - UNIVESP

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 4 páginas

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

16/06/2020 Teste: Atividade para avaliação - Semana 5
https://cursos.univesp.br/courses/2985/quizzes/10302/take 1/4
1 ptsPergunta 1
Apenas as afirmações I e III estão corretas.
Apenas a afirmação III está correta.
Apenas as afirmações II e IV estão corretas.
Todas as afirmações estão corretas.
Considerando o registrador entrada serial/saída serial, leia as seguintes afirmações:
Este registrador pode ter um vetor binário completo carregado em uma única operação
(ciclo de relógio).
I.
Este registrador armazena dados um bit de cada vez e disponibiliza esses dados
como um vetor binário em uma única operação.
II.
Este registrador armazena dados um bit de cada vez e disponibiliza os dados de saída
também de um bit por vez.
III.
Este registrador pode armazenar e disponibilizar vetores binários em uma única
operação.
IV.
Assinale a alternativa correta:
1 ptsPergunta 2
contador em anel
contador pseudoaleatório
contador síncrono crescente
contador Johnson
Um registrador de deslocamento circular conectado de modo que o último FF desloque o seu
valor para o primeiro, quando da aplicação de um sinal de sincronismo, também pode ser
chamado de:
1 ptsPergunta 3
64 kHz
Pretende-se gerar um atraso de tempo de 64ms usando um registrador de 128 bits com
entrada serial / saída serial. Neste caso a frequência de relógio deve ser de:
16/06/2020 Teste: Atividade para avaliação - Semana 5
https://cursos.univesp.br/courses/2985/quizzes/10302/take 2/4
1 kHz
2 kHz
32 kHz
1 ptsPergunta 4
5
10
20
40
Um contador Johnson implementado com 20 flip-flops tem módulo:
1 ptsPergunta 5
128 flip-flops
7 flip-flops
15 flip-flops
64 flip-flops
Um contador em Anel de módulo 128 necessita de:
1 ptsPergunta 6
152,8 kHz
1 MHz
625 kHz
312,5 kHz
Uma frequência de relógio de 10 MHz é aplicada a um contador em Anel de 16 bits. A
frequência de saída possível é:
16/06/2020 Teste: Atividade para avaliação - Semana 5
https://cursos.univesp.br/courses/2985/quizzes/10302/take 3/4
1 ptsPergunta 7
1,875 MHz
7,5 MHz
468,75 kHz
937,5 kHz
Uma frequência de 30 MHz é aplicada em um contador Johnson de 16 bits. A frequência de
saída possível será:
1 ptsPergunta 8
3CF5
3D61
5AB2
C47E
A informação hexadecimal CD0F é deslocada de modo serial (iniciando do 1 bit mais à
direita) para dentro de um registrador de deslocamento de 16 bits com saída paralela. O valor
inicialmente presente na saída do registrador é a informação hexadecimal 3D79. Após
aplicarmos 6 pulsos de relógio, qual o conteúdo do registrador.
o
1 ptsPergunta 9
128 flip-flops
32 flip-flops
64 flip-flops
16 flip-flops
Um contador Johnson módulo 64 necessita de:
16/06/2020 Teste: Atividade para avaliação - Semana 5
https://cursos.univesp.br/courses/2985/quizzes/10302/take 4/4
Salvo em 0:13 
1 ptsPergunta 10
900 kHz
500 kHz
750 kHz
1,2 GHz
Um registrador de deslocamento de 32 bits com saída paralela será usado para atrasar um
sinal serial por 16us. Se o sinal de dado for retirado no 12 estágio do registrador, a frequência
de relógio será de:
o
Enviar teste

Continue navegando