Buscar

UNIVESP - 2020 - Exercícios de apoio 2 - Semana 6 - ORGANIZAÇÃO DE COMPUTADORES

Prévia do material em texto

Enviado 9 nov em 23:11
0 / 0 ptsPergunta 1
A respeito das memórias SRAM e DRAM, qual alternativa é verdadeira?
 O preço das memórias SRAM e DRAM é similar. 
 A velocidade das memórias SRAM e DRAM é similar. 
 A memória SRAM é duas ordens de grandeza mais rápida que a DRAM. 
 A memória SRAM é duas ordens de grandeza mais lenta que a DRAM. 
 O preço da memória SRAM é uma ordem de grandeza maior que o da DRAM. 
A memória SRAM (usada para cache) é duas ordens de grandeza mais
rápida do que a DRAM e três ordens de grandeza mais cara.
0 / 0 ptsPergunta 2
Qual afirmação é verdadeira para um computador baseado em um processador MIPS?
 O acesso ao cache é bem mais rápido do que o clock do computador. 
 O acesso ao cache é parecido com o clock do computador. 
 O acesso ao cache é bem mais lento do que o clock do computador. 
 Não dá para afirmar sem conhecer o computador. 
O acesso ao cache e o clock dos computadores tem que ser semelhantes.
0 / 0 ptsPergunta 3
O que usualmente provoca uma falha de cache?
 Um bit flip. 
 O acesso a uma posição de memória que não está no cache. 
 O acesso a uma posição de memória que está no cache. 
 A falha em um acesso à memória. 
Uma falha de cache corresponde ao acesso a uma posição de memória
que não está no cache.
0 / 0 ptsPergunta 4
Qual das seguintes falhas não corresponde a uma falha de cache?
 Cold start - quando a máquina é ligada. 
 Falhas de capacidade. 
 Falhas de erro lógico. 
 Falhas de associatividade. 
Uma falha de erro lógico não é uma falha de cache.
0 / 0 ptsPergunta 5
Dada uma memória com endereçamento de 5 bits e um cache com mapeamento direto com
endereçamento de 3 bits, quantas posições de memória podem ser associadas a cada
posição do cache?
 1 
 2 
 3 
 4 
 5 
Como os três bits menos significativos serão usados para o mapeamento,
restam os dois bits mais significativos, o que corresponde a 4 posições.
0 / 0 ptsPergunta 6
Em um cache com 64 blocos, quantos bits de indexação são necessários?
 4 
 5 
 6 
 7 
 8 
São 6 bits de indexação, pois 64 é igual a 2 .6
0 / 0 ptsPergunta 7
Considere que você gostaria de fazer um programa com forte localidade temporal e
espacial, em que uma mesma variável é seguidamente modificada durante sua execução.
Que tipo de política de escrita você preferiria com relação ao cache?
 Write-through. 
 Write-back. 
 Indiferente. 
 Depende do número de níveis do cache. 
O armazenamento somente no nível mais próximo de cache é interessante
quando há localidade no uso do cache.
0 / 0 ptsPergunta 8
Dada a política de cache, quando os próximos níveis da memória de cache e
memória principal são atualizados?
write-back
 Imediatamente quando houver a escrita. 
 Imediatamente quando houver a leitura. 
 Apenas quando o bloco em que houve a escrita for substituído. 
 Quando houver cache miss no bloco no qual houve a escrita. 
No write-back, apenas o nível mais próximo de cache é atualizado. O
próximo nível só é atualizado quando esse bloco for substituído.

Continue navegando