Logo Passei Direto
Buscar

SIMULADO 1 ORGANIZACAO E ARQUITETURA DE COMPUTADORES

Ferramentas de estudo

Questões resolvidas

Assinale a opção que não representa um dispositivo de entrada para um computador pessoal:
Mouse.
Leitor biométrico.
Placa de captura de vídeo.
Leitor de código de barras.
Impressora 3D.

Qual é e em que área da UCP (processador) se realiza a movimentação de dados e de instruções de E para o processador?
Registrador de Dados de Memória - RDM.
Unidade de Controle - UC.
Contador de Instrução - CI.
Registrador de instrução - RI.
Registrador de Endereço - REM.

O parâmetro para análise de memórias eletrônicas que indica o tempo entre duas operações sucessivas de leitura ou escrita é conhecido como:
Temporariedade.
Ciclo de Memória.
Custo.
Capacidade.
Volatilidade.

O último símbolo possível de ser representado na base numérica 14 é o:


D
E
F
B
C

A partir da expressão: A + (B . C). Escolha a única alternativa que representa uma expressão equivalente.
(A . B) + (A . C)
A + B
A + C
A
(A + B) . (A + C)

Relacione as colunas:
I- Multicore
II- Superpipeline
III- Superescalar
IV- Pipeline dinâmico
V- Multiprocessadores
I-E, II-C, III-A, IV-B, V-D.
I-D, II-E, III-B, IV-A, V-C.
I-C, II-A, III-B, IV-D, V-E
I-B, II-A, III-C, IV-E, V-D
I-E, II-C, III-A, IV-D, V-B.

Sobre a organização superescalar e a técnica de pipeline é correto afirmar:
Pipeline aumenta o throughput de instruções (número de instruções executadas por unidade de tempo), assim como reduz o tempo de execução de uma instrução.
Na técnica de pipeline o caminho executável de uma instrução é dividido em estágios discretos, permitindo ao processador efetuar várias instruções sequencialmente.
Na técnica de pipeline, assim que uma instrução termina o primeiro estágio e parte para o segundo, a próxima instrução passar a ocupar o primeiro estágio.
Na organização superescalar várias instruções podem ser iniciadas simultaneamente e executadas de forma dependente umas das outras.
Na organização superescalar, as múltiplas unidades funcionais independentes permitem despachar apenas uma instrução por ciclo.

Em um pipeline de seis estágios a correta sequência de execução de estágios é:
DI, FI, CO, FO, EI, WO
FI, DI, CO, FO, EI, WO.
FI, DI, CO, EI FO, WO.
CO, DI, FI, FO, EI, WO
FI, CO, DI, FO, EI, WO.

Material
páginas com resultados encontrados.
páginas com resultados encontrados.
left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

Questões resolvidas

Assinale a opção que não representa um dispositivo de entrada para um computador pessoal:
Mouse.
Leitor biométrico.
Placa de captura de vídeo.
Leitor de código de barras.
Impressora 3D.

Qual é e em que área da UCP (processador) se realiza a movimentação de dados e de instruções de E para o processador?
Registrador de Dados de Memória - RDM.
Unidade de Controle - UC.
Contador de Instrução - CI.
Registrador de instrução - RI.
Registrador de Endereço - REM.

O parâmetro para análise de memórias eletrônicas que indica o tempo entre duas operações sucessivas de leitura ou escrita é conhecido como:
Temporariedade.
Ciclo de Memória.
Custo.
Capacidade.
Volatilidade.

O último símbolo possível de ser representado na base numérica 14 é o:


D
E
F
B
C

A partir da expressão: A + (B . C). Escolha a única alternativa que representa uma expressão equivalente.
(A . B) + (A . C)
A + B
A + C
A
(A + B) . (A + C)

Relacione as colunas:
I- Multicore
II- Superpipeline
III- Superescalar
IV- Pipeline dinâmico
V- Multiprocessadores
I-E, II-C, III-A, IV-B, V-D.
I-D, II-E, III-B, IV-A, V-C.
I-C, II-A, III-B, IV-D, V-E
I-B, II-A, III-C, IV-E, V-D
I-E, II-C, III-A, IV-D, V-B.

Sobre a organização superescalar e a técnica de pipeline é correto afirmar:
Pipeline aumenta o throughput de instruções (número de instruções executadas por unidade de tempo), assim como reduz o tempo de execução de uma instrução.
Na técnica de pipeline o caminho executável de uma instrução é dividido em estágios discretos, permitindo ao processador efetuar várias instruções sequencialmente.
Na técnica de pipeline, assim que uma instrução termina o primeiro estágio e parte para o segundo, a próxima instrução passar a ocupar o primeiro estágio.
Na organização superescalar várias instruções podem ser iniciadas simultaneamente e executadas de forma dependente umas das outras.
Na organização superescalar, as múltiplas unidades funcionais independentes permitem despachar apenas uma instrução por ciclo.

Em um pipeline de seis estágios a correta sequência de execução de estágios é:
DI, FI, CO, FO, EI, WO
FI, DI, CO, FO, EI, WO.
FI, DI, CO, EI FO, WO.
CO, DI, FI, FO, EI, WO
FI, CO, DI, FO, EI, WO.

Prévia do material em texto

07/04/2021 Estácio: Alunos
https://simulado.estacio.br/alunos/ 1/5
 
 
Disc.: ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES 
Aluno(a): VICTOR FERNANDES DA SILVA 202101263316
Acertos: 8,0 de 10,0 07/04/2021
 
 
Acerto: 1,0 / 1,0
Assinale a opção que não representa um dispositivo de entrada para um computador pessoal:
Leitor biométrico.
 Impressora 3D.
Leitor de código de barras.
Mouse.
Placa de captura de vídeo.
Respondido em 07/04/2021 21:38:09
 
 
Explicação:
Impressora 3D.
 
 
Acerto: 1,0 / 1,0
Assinale a alternativa correta sobre Overclocking.
É o processo para diminuir a velocidade do clock do processador compatível com a frequência de uso
normal.
Por ser uma prática comum, não há certos riscos envolvidos no overclocking que possam envolver
danos ao processador.
Por ter uma alta rotação, a temperatura pode resfriar-se de forma abrupta.
Além do clock e do número de núcleos, outra característica importante do processador é a sua
memória secundária. Ela funciona como uma pequena parte da memória principal dentro do próprio
chip do processador.
 É o processo para customizar a velocidade do clock do processador acima de sua frequência de uso
normal.
Respondido em 07/04/2021 21:38:49
 
 
Explicação:
Overclocking, por sua vez, é o processo para customizar a velocidade do clock do processador acima de sua
frequência de uso normal. Tal prática deixa o computador mais rápido, pois uma maior quantidade de operações
pode ser realizada ao mesmo tempo.
 Questão1
a
 Questão2
a
https://simulado.estacio.br/alunos/inicio.asp
javascript:voltar();
07/04/2021 Estácio: Alunos
https://simulado.estacio.br/alunos/ 2/5
 
 
Acerto: 1,0 / 1,0
Qual é e em que área da UCP (processador) se realiza a movimentação de dados e de instruções de E para o
processador?
Registrador de Dados de Memória - RDM.
 Unidade de Controle - UC.
 Registrador de Endereço - REM.
Contador de Instrução - CI.
Registrador de instrução - RI.
Respondido em 07/04/2021 21:40:11
 
 
Explicação:
 Unidade de Controle - UC.
 
 
Acerto: 1,0 / 1,0
O parâmetro para análise de memórias eletrônicas que indica o tempo entre duas operações sucessivas de
leitura ou escrita é conhecido como:
 Volatilidade.
 Ciclo de Memória.
 Temporariedade.
 Custo.
Capacidade.
Respondido em 07/04/2021 21:40:50
 
 
Explicação:
 Ciclo de Memória.
 
 
Acerto: 0,0 / 1,0
O último símbolo possível de ser representado na base numérica 14 é o:
B
 E
C
 D
F
Respondido em 07/04/2021 21:41:45
 
 
Explicação:
D
 
 Questão3
a
 Questão4
a
 Questão5
a
07/04/2021 Estácio: Alunos
https://simulado.estacio.br/alunos/ 3/5
 
Acerto: 1,0 / 1,0
A partir da expressão: A + (B . C).
Escolha a única alternativa que representa uma expressão equivalente
 (A + B) . (A + C)
(A . B) + (A . C)
A
A + B
A + C
Respondido em 07/04/2021 21:42:28
 
Acerto: 0,0 / 1,0
De acordo com a classificação de Flynn, assinale a alternativa correta:
Computadores de fluxo único de instruções, fluxo único de dados - MISD
 Computadores de fluxo múltiplo de instruções, fluxo múltiplo de dados - MIMD
Computadores de fluxo único de instruções, fluxo único de dados - SIMD
 Computadores de fluxo múltiplo de instruções, fluxo único de dados - MIMD
Computadores de fluxo único de instruções, fluxo múltiplo de dados - SISD
Respondido em 07/04/2021 21:43:36
 
 
Explicação:
Computadores de fluxo múltiplo de instruções, fluxo múltiplo de dados - MIMD
 
 
Acerto: 1,0 / 1,0
3) Relacione as colunas:
I- Multicore
II- Superpipeline
III- Superescalar
IV- Pipeline dinâmico
V- Multiprocessadores
Com
A- Múltiplos pipelines que operam em paralelo.
B- Execução de instruções fora de ordem em um pipeline.
C- Pipelines com grande número de estágios.
D- Múltiplos processadores compartilhando um espaço de endereços.
E- Múltiplos processadores em um único encapsulamento.
I-D, II-E, III-B, IV-A, V-C.
I-B, II-A, III-C, IV-E, V-D
 I-E, II-C, III-A, IV-B, V-D.
I-E, II-C, III-A, IV-D, V-B.
 Questão6
a
 Questão7
a
 Questão8
a
07/04/2021 Estácio: Alunos
https://simulado.estacio.br/alunos/ 4/5
I-C, II-A, III-B, IV-D, V-E
Respondido em 07/04/2021 21:44:34
 
 
Explicação:
I-E, II-C, III-A, IV-B, V-D.
 
 
Acerto: 1,0 / 1,0
Sobre a organização superescalar e a técnica de pipeline é correto afirmar:
Pipeline aumenta o throughput de instruções (número de instruções executadas por unidade de
tempo), assim como reduz o tempo de execução de uma instrução.
Na organização superescalar, as múltiplas unidades funcionais independentes permitem despachar
apenas uma instrução por ciclo.
Na técnica de pipeline o caminho executável de uma instrução é dividido em estágios discretos,
permitindo ao processador efetuar várias instruções sequencialmente.
 Na técnica de pipeline, assim que uma instrução termina o primeiro estágio e parte para o segundo, a
próxima instrução passar a ocupar o primeiro estágio.
Na organização superescalar várias instruções podem ser iniciadas simultaneamente e executadas de
forma dependente umas das outras.
Respondido em 07/04/2021 21:45:37
 
 
Explicação:
Na organização superescalar em uma arquitetura de um processador, as instruções comuns (aritméticas de
inteiros e ponto flutuantes), a carga do valor da memória em um registrador, o armazenamento do valor do
registrador na memória e os desvios condicionais poderão ser iniciados e executados de forma independente.
Na técnica de pipeline o caminho de execução de uma instrução é dividido em estágios discretos, o que permite
que o processador processe várias instruções simultaneamente, contanto que no máximo uma instrução ocupe
cada estágio durante um ciclo de relógio.
 
 
Acerto: 1,0 / 1,0
Em um pipeline de seis estágios a correta sequência de execução de estágios é:
 FI, DI, CO, FO, EI, WO.
FI, CO, DI, FO, EI, WO.
CO, DI, FI, FO, EI, WO
DI, FI, CO, FO, EI, WO
FI, DI, CO, EI FO, WO.
Respondido em 07/04/2021 21:46:26
 
 
Explicação:
Em um pipeline de 6 estagios, temos
¿ busca de instrução (BI);
¿ decodificação de instrução (DI);
¿ cálculo de operandos (CO);
¿ busca de operandos (BO);
¿ execução de instrução (EI);
¿ escrita de operando (EO).
 Questão9
a
 Questão10
a
07/04/2021 Estácio: Alunos
https://simulado.estacio.br/alunos/ 5/5
Mas os termos sao em ingles, logo
BI = FI (F de fetch)
DI é igual
CO é igual
BO é FO (F de fecth)
EI é igual
EO = WO (W de write)
 
 
 
 
 
 
 
 
 
 
 
javascript:abre_colabore('38403','221406085','4469511271');

Mais conteúdos dessa disciplina