Buscar

Semana 4 Projeto de Sistemas Computacionais 2021

Prévia do material em texto

28/05/2021 Fazer teste: Semana 4 - Atividade Avaliativa – Projeto ...
https://ava.univesp.br/webapps/assessment/take/launch.jsp?course_assessment_id=_28340_1&course_id=_3666_1&content_id=_491132_1&st… 1/5
Fazer teste: Semana 4 - Atividade Avaliativa 
Informações do teste
Descrição
Instruções
Várias
tentativas
Este teste permite 3 tentativas. Esta é a tentativa número 1.
Forçar
conclusão
Este teste pode ser salvo e retomado posteriormente.
Suas respostas foram salvas automaticamente.
1. Para responder a esta atividade, selecione a(s) alternativa(s) que você
considerar correta(s);
2. Após selecionar a resposta correta em todas as questões, vá até o �m da
página e pressione “Enviar teste”.
3. A cada tentativa, as perguntas e alternativas são embaralhadas
Olá, estudante!
Pronto! Sua atividade já está registrada no AVA.
PERGUNTA 1
De�na qual das alternativas abaixo é a correta sobre o conceito de
Análise de Fluxo de Dados.
Consiste em analisar a dependência de resultados, porém não
interfere no ciclo de execução dos processadores.
Consiste em otimizar instruções a partir de uma análise prévia
dos dados em termos de dependência de resultados.
Permite a execução de instruções mesmo que não estejam
prontas.
Consiste em otimizar instruções a partir do aparecimento destas
no código de programa.
Consiste em executar instruções sem nenhum tipo de
otimização.
1 pontos   Salva
PERGUNTA 2 1 pontos   Salva
 Estado de Conclusão da Pergunta:
28/05/2021 Fazer teste: Semana 4 - Atividade Avaliativa – Projeto ...
https://ava.univesp.br/webapps/assessment/take/launch.jsp?course_assessment_id=_28340_1&course_id=_3666_1&content_id=_491132_1&st… 2/5
Indique qual das alternativas abaixo descreve corretamente o que
ocorre em operações de rotação de dados.
Realizam uma troca cíclica sem perda bits.
Realizam uma troca cíclica com perda de bits.
Não realizam nenhum tipo de troca de dados.
Realizam uma troca sequencial sem perda bits.
Realizam uma troca sequencial com perda de bits.
PERGUNTA 3
Sobre instruções do tipo desvio, é correto a�rmar que:
desvios incondicionais obrigatoriamente varrem todas as
posições de memória.
desvios incondicionais realizam saltos em memória, não
passando por todas as posições da memória.
desvios incondicionais não realizam saltos em memória,
passando por todas as posições da memória.
desvios incondicionais realizam saltos em memória, passando
por todas as posições da memória.
desvios incondicionais não realizam saltos em memória, não
passando por todas as posições da memória.
1 pontos   Salva
PERGUNTA 4
O grande volume e o �uxo constante de dados e instruções
trafegadas entre processador e memória principal fazem com que a
comunicação entre esses dois dispositivos seja o caminho mais crítico
dentro de um computador. O desempenho desta comunicação pode
ser melhorado de diversas formas. Entretanto, algumas dessas
formas não dependem somente de fatores internos a essas duas
estruturas, mas dependem também de fatores externos. Dentre as
alternativas abaixo, indique aquela que depende também de fatores
externos.
Aumento do cache da memória.
Aumentar a velocidade do barramento de comunicação.
Aumento do cache do processador.
Modi�cação na estrutura de dados da memória.
Aumento do cache de ambos.
1 pontos   Salva
PERGUNTA 5 1 pontos   Salva
 Estado de Conclusão da Pergunta:
28/05/2021 Fazer teste: Semana 4 - Atividade Avaliativa – Projeto ...
https://ava.univesp.br/webapps/assessment/take/launch.jsp?course_assessment_id=_28340_1&course_id=_3666_1&content_id=_491132_1&st… 3/5
Em que consiste utilizar uma DRAM mais “larga” ao invés de mais
“profunda”?
Consiste em se utilizar uma DRAM com igual quantidade de
linhas de endereço e linhas de dados.
Consiste em se utilizar uma DRAM com menos linhas de
endereço e menos linhas de dados.
Consiste em se utilizar uma DRAM com mais linhas de endereço
e menos linhas de dados.
Consiste em se utilizar uma DRAM com mais linhas de endereço
e mais linhas de dados.
Consiste em se utilizar uma DRAM com menos linhas de
endereço e mais linhas de dados.
PERGUNTA 6
Com base na forma de endereçamento do tipo direto, liste qual dos
tipos abaixo de endereçamento é semelhante ao tipo direto com
relação à forma de acesso.
Endereçamento indireto por registrador.
Nenhum tipo de endereçamento citado é semelhante ao tipo
direto.
Endereçamento imediato.
Endereçamento de registrador.
Endereçamento indireto por deslocamento.
1 pontos   Salva
PERGUNTA 7
Dentre as opções abaixo, qual alternativa não apresenta uma
instrução típica de Transferência de dados?
Load
Move
Store
Add
Clear
1 pontos   Salva
PERGUNTA 8
Com base nas instruções de endereçamento indireto, descreva qual é
a quantidade de acessos à memória realizados com esse tipo de
instrução.
1 pontos   Salva
 Estado de Conclusão da Pergunta:
28/05/2021 Fazer teste: Semana 4 - Atividade Avaliativa – Projeto ...
https://ava.univesp.br/webapps/assessment/take/launch.jsp?course_assessment_id=_28340_1&course_id=_3666_1&content_id=_491132_1&st… 4/5
Clique em Salvar e Enviar para salvar e enviar. Clique em Salvar todas as respostas para salvar
todas as respostas.
5
2
3
1
4
PERGUNTA 9
A velocidade dos processadores tem aumentado de forma contínua e
signi�cativa nas últimas décadas. Para que todo este potencial seja
aproveitado, diversas técnicas vêm sendo incorporadas aos
processadores contemporâneos, com o intuito de se tentar melhorar
o �uxo de dados e instruções. Sobre a técnica de Execução
Especulativa, de�na qual das alternativas abaixo é a correta.
Busca manter o processador o mais ocioso possível de execução.
Busca manter o processador em máxima ocupação possível de
execução.
Não executa instruções de maneira antecipada.
Não é um conceito atualmente empregado.
É um conceito que nunca foi empregado.
1 pontos   Salva
PERGUNTA 10
Com base na Pirâmide de Hierarquia de Memória, analise as
alternativas e assinale a correta quanto ao fato de a memória cache
ser relativamente pequena.
Por ser incorporada à placa, apresenta custo elevado.
Por ser de uso especí�co, não há necessidade de ser de grande
porte.
Uma memória cache pequena é de maior utilidade que uma de
grande porte.
Uma cache maior não impacta em performance, por isso seu
tamanho mínimo.
As memórias caches são pequenas pelo fato de não se dominar
um processo e�ciente de encapsulamento capaz de alocar
grandes blocos de memória internamente.
1 pontos   Salva
 Estado de Conclusão da Pergunta:
28/05/2021 Fazer teste: Semana 4 - Atividade Avaliativa – Projeto ...
https://ava.univesp.br/webapps/assessment/take/launch.jsp?course_assessment_id=_28340_1&course_id=_3666_1&content_id=_491132_1&st… 5/5
 Salvar todas as respostas Fechar janela Salvar e Enviar
 Estado de Conclusão da Pergunta:

Continue navegando