Buscar

Simulado Estácio - Organização e Arquitetura de Computadores

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 5 páginas

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

Simulado AV
T cumulado
 
Disc.: ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES 
Acertos: 9,0 de 10,0
 
 
Acerto: 1,0 / 1,0
A colocação de memória cache no projeto de um computador é um artifício para melhorar sua
performance.
Quanto a essa memória, podemos afirmar que:
Fica presente no disco rígido e melhora a velocidade de leitura do disco
Fica presente em um cartão USB e permite guardar em segurança os arquivos
Fica presente na Memória RAM e melhora a performance, porque consegue transferir dados mais
rápidos para o processador
Fica presente na placa-mãe e tem menor latência de transmissão
 Fica presente no processador e aumenta a eficiência por ser mais rápida que a memória principal
 
Acerto: 0,0 / 1,0
Os componentes que formam o cerne da infraestrutura da internet, responsáveis por cobrir as enormes
distâncias intercontinentais e transportar os datagramas pelo mundo, são chamados de:
Modems
Roteadores
World Wide Web
 Servidores
 Backbone
 
 
Explicação:
Backbone
 
 
Acerto: 1,0 / 1,0
Depois de buscarem os dados na memória, os processadores interpretam o que fazer, por exemplo, que a
operação a ser executada é a de somar, e depois executam a operação propriamente dita.
Cada operação a ser executada é identificada e definida por um conjunto de bits denominado:
 Questão1
a
 Questão2
a
 Questão3
a
https://simulado.estacio.br/alunos/inicio.asp
javascript:voltar();
 Instrução de Máquina.
Operador
Ciclo de Instrução
Microcódigo
Dígito binário
 
Acerto: 1,0 / 1,0
Suponha que, para efeitos de aprendizagem em arquitetura de computadores (ignorando vários detalhes de
implementação), você decidiu criar uma representação de conjunto de instruções hipotético muito simples e
limitado para operações aritméticas de inteiros positivos com dois operandos, de um processador de 4 bits,
cuja palavra de dados é de 4 bits.
É gasto 1 ciclo de instrução para cada palavra, e a quantidade de ciclos para execução de uma determinada
instrução (operadores e operandos) é igual à quantidade de palavras dessa instrução.
O conjunto de instruções está representado a seguir:
Código Instrução
0000 Número 0
0001 Número 1
0010 Número 2
0011 Número 3
0100 Número 4
0101 Número 5
0110 Número 6
0111 Número 7
1000 Número 8
1001 Número 9
1010 Somar
1011 Subtrair
1100 Multiplicar
1101 Divisão inteira
1110 Resto da divisão
1111 Notificação de erro
Caso seja desejável realizar o cálculo de 6 + 3, qual será o formato de instrução recebido?
0110 1010 0011
 1010 0110 0011
1010 0110 0110
0100 1010 0010
1001 1101 0001
 
 
Explicação:
1010 0110 0011
 
 
Acerto: 1,0 / 1,0
 Questão4
a
 Questão
5a
Suponha que, para efeitos de aprendizagem em arquitetura de computadores (ignorando vários detalhes de
implementação), você decidiu criar uma representação de conjunto de instruções hipotético muito simples e
limitado para operações aritméticas de inteiros positivos com dois operandos, de um processador de 4 bits,
cuja palavra de dados é de 4 bits.
É gasto 1 ciclo de instrução para cada palavra, e a quantidade de ciclos para execução de uma determinada
instrução (operadores e operandos) é igual à quantidade de palavras dessa instrução.
O conjunto de instruções está representado a seguir:
Código Instrução
0000 Número 0
0001 Número 1
0010 Número 2
0011 Número 3
0100 Número 4
0101 Número 5
0110 Número 6
0111 Número 7
1000 Número 8
1001 Número 9
1010 Somar
1011 Subtrair
1100 Multiplicar
1101 Divisão inteira
1110 Resto da divisão
1111 Notificação de erro
Sabendo que uma notificação de erro é emitida quando uma operação enviada ao processador não for possível
de ser realizada, qual das seguintes operações resultará no código 1111?
1010 0111 0111
1100 0011 0011
1110 0110 0101
 0011 0100 0101
1110 1001 1000
 
 
Explicação:
0011 0100 0101
 
 
Acerto: 1,0 / 1,0
Em relação aos operadores de portas lógicas OR (OU), considere o seguinte cenário: Quando abrimos a porta
de um carro, a lâmpada de iluminação da cabine do veículo acende. E ao fechar esta mesma porta, a lâmpada
desliga. Isso acontece pela ação do interruptor instalado no veículo. Sendo assim, a lâmpada estará acesa em
duas situações distintas, se a porta do veículo estiver aberta OU (OR) o interruptor da lâmpada for acionado,
mesmo com a porta fechada. Vamos considerar as variáveis que representam essa situação: - A variável A
representará a abertura da porta.
- A variável B representará o interruptor.
- A variável X representará o estado da lâmpada, se está acesa ou apagada. Considerando as informações
acima, qual das expressões booleanas a seguir define a operação OR correta?
 Questão6
a
https://simulado.estacio.br/alunos/?p0=152317260&user_cod=5284147&matr_integracao=202104281986
X = A OR B
X = A x B
X = A -B -X
X = A - B
 X = A + B
 
 
Explicação:
O operador + representa o operador OU
Logo X = A + B é a resposta correta
Luz acende com porta aberta (A) OU interruptor acesso (B)
 
 
Acerto: 1,0 / 1,0
Assinale a alternativa correta: Em circuitos digitais, uma porta OR é?
Um circuito que tem três entradas e a sua saída é igual à combinação destas entradas através de uma
operação AND.
Um circuito que tem duas ou mais entradas e a sua saída é igual à combinação destas entradas
através de uma operação NOT OR.
Um circuito que tem duas ou mais entradas e a sua saída é igual à combinação destas entradas
através de uma operação AND.
Um circuito que tem uma ou mais entradas e a sua saída é igual à combinação destas entradas através
de uma operação OR
 Um circuito que tem duas ou mais entradas e a sua saída é igual à combinação destas entradas
através de uma operação OR.
 
Acerto: 1,0 / 1,0
A tecnologia que permite processamento paralelo em nível instruções, isto é, que possui vários
pipelines em um mesmo processador para processamento de mais de uma instrução
simultaneamente é a:
SMP
NUMA
Superpipeline
 Superescalar
Clusters
 
Acerto: 1,0 / 1,0
Analise as seguintes definições de pipeline de instruções simples, superescalar e multithreading
simultâneo:
I. Pipeline instruções simples: instruções individuais que são executadas através de um pipeline de
estágios, de maneira que, enquanto uma instrução está sendo executada em um estágio, outra
instrução está sendo executada em outro estágio do pipeline.
II. Superescalar: um pipeline é construído por meio da replicação de recursos de execução, o que
permite a execução paralela de instruções em pipelines paralelos.
III. Multithreading simultâneo (SMT): bancos de registros são replicados para que múltiplas threads
possam compartilhar o uso dos recursos de pipelines.
 Questão7
a
 Questão8
a
 Questão9
a
Assinale a alternativa que indica qual ou quais das afirmações acima estão corretas:
 Apenas as afirmações I e II
Apenas a afirmação III
Apenas as afirmações II e III
As afirmações I, II e III
Apenas a afirmação I.
 
Acerto: 1,0 / 1,0
A arquitetura RISC (Reduced Instruction Set Computer) apresenta um conjunto restrito de instruções,
executadas de forma altamente eficiente. Uma das desvantagens desta arquitetura é:
A grande necessidade de uso da memória.
A grande variedade de instruções disponíveis.
O aumento do uso de registradores.
O aumento do consumo de energia do processador.
 A necessidade de conversão de código de alto nível em diversas instruções em Assembly, aumentando
o número de instruções a serem executadas.
 
 
Explicação:
RISC apresenta uma quantidade demaisada de instruções em assembly em relação a outras arquiteturas.
 
 
 
 
 
 
 
 
 
 Questão10
a

Outros materiais