Logo Passei Direto
Buscar
O código VHDL que descreve a operação de um circuito é, a princípio, executado de forma concorrente. Isto significa que em uma região de código concorrente a ordem das linhas não deve interferir no resultado. Existem 3 comandos do VHDL específicos para regiões de código concorrente, são eles:

O código VHDL é executado de forma concorrente.
A ordem das linhas não deve interferir no resultado em uma região de código concorrente.
Existem 3 comandos do VHDL específicos para regiões de código concorrente.
A WHEN, GENERATE, CASE
B WHEN, GENERATE, BLOCK
C WAIT, GENERATE, BLOCK
D WHEN, GENERATE, LOOP
E WHEN, CASE, BLOCK
User badge image
Aprimorando com Questões

há 2 anos

Respostas

User badge image

Ed Verified user icon

há 6 meses

Para responder à sua pergunta sobre os comandos do VHDL que são específicos para regiões de código concorrente, vamos analisar as opções: A) WHEN, GENERATE, CASE - "WHEN" e "CASE" são usados em estruturas de seleção, mas "WHEN" não é um comando específico para regiões concorrentes. B) WHEN, GENERATE, BLOCK - "BLOCK" é uma estrutura que pode ser usada em código concorrente, mas "WHEN" não é um comando específico. C) WAIT, GENERATE, BLOCK - "WAIT" é usado para controle de tempo e não é um comando específico para regiões concorrentes. D) WHEN, GENERATE, LOOP - "LOOP" é uma estrutura de repetição e não se aplica a regiões de código concorrente. E) WHEN, CASE, BLOCK - "BLOCK" é uma estrutura válida, mas "WHEN" e "CASE" não são comandos específicos para regiões concorrentes. A opção que melhor se encaixa nos comandos específicos para regiões de código concorrente em VHDL é a B) WHEN, GENERATE, BLOCK. Portanto, a resposta correta é B.

Essa resposta te ajudou?

0
Dislike0
left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar essa resposta. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

User badge image

Ed Verified user icon

há 2 anos

A alternativa correta é a letra B) WHEN, GENERATE, BLOCK. Os comandos WHEN, GENERATE e BLOCK são específicos para regiões de código concorrente em VHDL. O comando WHEN é usado para criar condições para a execução de um processo concorrente, o comando GENERATE é usado para gerar instâncias de componentes concorrentes e o comando BLOCK é usado para agrupar processos concorrentes.

Essa resposta te ajudou?

0
Dislike0

Ainda com dúvidas?

Envie uma pergunta e tenha sua dúvida de estudo respondida!

Essa pergunta também está no material:

Mais perguntas desse material

A ferramenta de Software Altera Quartus II é utilizada para o desenvolvimento de projetos de lógica programável. Um dos processos de compilação que já permite simular o projeto é chamado Analysis & Synthesis, também chamado compilação parcial, que compreende as seguintes etapas:

A ferramenta de Software Altera Quartus II é utilizada para o desenvolvimento de projetos de lógica programável.
O processo de compilação Analysis & Synthesis permite simular o projeto.
O processo de compilação Analysis & Synthesis é chamado de compilação parcial.
O processo de compilação Analysis & Synthesis compreende as etapas de otimização lógica e mapeamento da tecnologia.
A Otimização lógica e montagem
B Posicionamento e roteamento
C Otimização lógica e mapeamento da tecnologia
D Análise de temporização e otimização lógica
E Roteamento e montagem

Na conversão de um algoritmo para uma descrição VHDL é necessário entender quais tipos de circuitos são utilizados, ou seja, as unidades funcionais empregadas. Uma tomada de decisão, por exemplo, é realizada por meio de um circuito:

Na conversão de um algoritmo para uma descrição VHDL é necessário entender quais tipos de circuitos são utilizados.
Uma tomada de decisão é realizada por meio de um circuito.
A multiplexador
B registrador
C comparador
D subtrator
E de seleção

Nas regiões de código sequencial em VHDL a ordem das linhas é importante para o resultado da funcionalidade implementada. Os comandos sequenciais ficam em 3 regiões de código específicas, que são:

Nas regiões de código sequencial em VHDL a ordem das linhas é importante para o resultado da funcionalidade implementada.
Os comandos sequenciais ficam em 3 regiões de código específicas.
A PROCESS, FUNCTION, COMPONENT
B PROCESS, PACKAGE, PROCEDURE
C PROCESS, FUNCTION, PROCEDURE
D FUNCTION, PROCEDURE, BLOCK
E FUNCTION, PROCESS, MAP

Mais conteúdos dessa disciplina