Buscar

Um flip-flop pode ter uma ou mais entradas que são usadas para fazer com que o FF comute entre os seus possíveis estados de saída, a maioria das en...

Um flip-flop pode ter uma ou mais entradas que são usadas para fazer com que o FF comute entre os seus possíveis estados de saída, a maioria das entradas apenas dos FFs momentaneamente ser precisa ativada (pulsada) para provocar a mudança de estado na saída do FF, sendo que a saída permanece no novo estado mesmo após o pulso de entrada terminar. Essa é a característica de memória dos FFs. O termo latch é usado para alguns tipos de flip-flop. S R Figura 1 - Circuito latch SR 2 EN டர் Q Figura 2 - Circuito D controlado Levando em consideração o texto acima e os latch SR e D controlado ilustrados, analise as afirmativas a seguir: I. Quando S = 1 e R = 0, Q = 0, ao passo que para EN = 1 e D = 0, Q = 0. II. Quando S = 1 e R = 1, Q = 1 resulta em situação inválida, enquanto EN = D = Q = 1 em "Set". III. Quando S = 0 e R = 1, Q = 0, ao passo que para EN = 0 e D = 0, Q mantem o estado anterior. IV. Quando S = 0 e R = 0, Q mantem o estado anterior, o mesmo ocorre para EN = 0 e D = 1, que mantem o estado anterior. É correto o que se afirma em: A. ( ) II e III, apenas. B. ( ) I, II e IV, apenas. C. ( ) I e IV, apenas. D. ( ) III e IV, apenas. E. ( ) II, III e IV, apenas.

Respostas

User badge image

Ed Verified user icon

A alternativa correta é a letra C) I e IV, apenas. Explicação: - Na alternativa I, quando S = 1 e R = 0, o flip-flop SR fica no estado de reset, ou seja, Q = 0. Já no circuito D controlado, quando EN = 1 e D = 0, o flip-flop D fica no estado de reset, também com Q = 0. Portanto, a afirmativa I está correta. - Na alternativa II, quando S = 1 e R = 1, o flip-flop SR fica em um estado inválido, pois não é possível ter Q = 1 e Q' = 0 ao mesmo tempo. Já no circuito D controlado, quando EN = D = Q = 1, o flip-flop D fica no estado de set, com Q = 1. Portanto, a afirmativa II está incorreta. - Na alternativa III, quando S = 0 e R = 1, o flip-flop SR fica no estado de set, com Q = 1. Já no circuito D controlado, quando EN = 0 e D = 0, o flip-flop D mantém o estado anterior, ou seja, Q permanece com o mesmo valor. Portanto, a afirmativa III está incorreta. - Na alternativa IV, quando S = 0 e R = 0, o flip-flop SR mantém o estado anterior, ou seja, Q permanece com o mesmo valor. Já no circuito D controlado, quando EN = 0 e D = 1, o flip-flop D mantém o estado anterior, também com Q permanecendo com o mesmo valor. Portanto, a afirmativa IV está correta. Assim, apenas as afirmativas I e IV estão corretas, e a resposta correta é a letra C) I e IV, apenas.

0
Dislike0

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Responda

SetasNegritoItálicoSublinhadoTachadoCitaçãoCódigoLista numeradaLista com marcadoresSubscritoSobrescritoDiminuir recuoAumentar recuoCor da fonteCor de fundoAlinhamentoLimparInserir linkImagemFórmula

Para escrever sua resposta aqui, entre ou crie uma conta

User badge image

Continue navegando