Buscar

Pipeline é uma técnica que visa ao aumento da performance computacional, baseando-se na antecipação do início de uma próxima instrução. Porém, meca...

Pipeline é uma técnica que visa ao aumento da performance computacional, baseando-se na antecipação do início de uma próxima instrução. Porém, mecanismos deverão ser implementados para atenuar os possíveis hazards (riscos) de dados, estruturais e de controle. Um hazard de dados ocorre quando há a falta ou a sobreposição de informações manipuladas por instruções distintas. Por sua vez, os hazards estruturais estão relacionados à falta de unidade funcional para processar uma instrução. Por fim, o hazard de controle está ligado às decisões de fluxo nos comandos condicionais. Para esta questão, analise as afirmacoes a seguir. I – Nos processadores RISC, os hazards de dados são atenuados pela utilização de janelas de registradores. II – Nos processadores RISC, os hazards estruturais são atenuados pela utilização do modelo de Harvard de memória. III – Nos processadores RISC, os modos de endereçamento não têm impacto sobre o pipeline, mas, sim, sobre o datapath do processador. IV – Nos processadores RISC, a melhor performance do pipeline se deve às suas micro-operações. Qual alternativa traz as afirmações corretas?
I – Nos processadores RISC, os hazards de dados são atenuados pela utilização de janelas de registradores. (V)
II – Nos processadores RISC, os hazards estruturais são atenuados pela utilização do modelo de Harvard de memória. (V)
III – Nos processadores RISC, os modos de endereçamento não têm impacto sobre o pipeline, mas, sim, sobre o datapath do processador. (F)
IV – Nos processadores RISC, a melhor performance do pipeline se deve às suas micro-operações. (F)
a. Apenas as afirmações I e II estão corretas.
b. Apenas as afirmações I, II e III estão corretas.
c. Apenas as afirmações II, III e IV estão corretas.
d. Apenas as afirmações II e III estão corretas.
e. Apenas as afirmações III e IV estão corretas.

Essa pergunta também está no material:

MICROCONTROLADORES_E_IOT_UNIDADE_4
7 pág.

Controladores Microprocessados. Centro Universitário das Faculdades Metropolitanas UnidasCentro Universitário das Faculdades Metropolitanas Unidas

Respostas

3 pessoas visualizaram e tiraram suas dúvidas aqui
User badge image

Ed Verified user icon

Vamos analisar cada afirmação: I – Nos processadores RISC, os hazards de dados são atenuados pela utilização de janelas de registradores. (Verdadeiro) II – Nos processadores RISC, os hazards estruturais são atenuados pela utilização do modelo de Harvard de memória. (Falso) III – Nos processadores RISC, os modos de endereçamento não têm impacto sobre o pipeline, mas, sim, sobre o datapath do processador. (Falso) IV – Nos processadores RISC, a melhor performance do pipeline se deve às suas micro-operações. (Falso) Portanto, a alternativa correta é: a. Apenas as afirmações I e II estão corretas.

0
Dislike0

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Responda

SetasNegritoItálicoSublinhadoTachadoCitaçãoCódigoLista numeradaLista com marcadoresSubscritoSobrescritoDiminuir recuoAumentar recuoCor da fonteCor de fundoAlinhamentoLimparInserir linkImagemFórmula

Para escrever sua resposta aqui, entre ou crie uma conta

User badge image