Baixe o app para aproveitar ainda mais
Prévia do material em texto
Amanda Razaboni 1- Entenda e verifique a definição geral de Flip-Flop nos circuitos apresentados Para analisar se a saída funciona ou não como flip-flop, é importante que as saídas sejam opostas, ou seja, se Q = 1, Q’ deve ser 0 e vice-versa. Para funcionamento do flip-flop de maneira geral, as saídas sofrem influência das entradas e do estado atual. 2- Verifique, para cada possibilidade das entradas, se os circuitos funcionam ou não como Flip-Flop Lista dos circuitos apresentados: • FLIP-FLOP RS (RESET/SET) Para a entrada de S=1 e R=1, a saída não funciona como flip-flop. É um circuito sequencial, já que as saídas dependem das entradas e dos estados anteriores. • FLIP-FLOP RS (SET/RESET) sincronizado através da entrada de CLOCK (ou CLK) Para a entrada de S=1 e R=1, a saída não funciona como flip-flop. É um circuito sequencial, já que as saídas dependem das entradas e dos estados anteriores. Obs.: Clock em 0 mantem o estado anterior. • FLIP-FLOP JK Para a entrada de J=1 e K=1, a saída não funciona como flip-flop. Pois a saída fica oscilando constantemente devido à realimentação. É um circuito sequencial, já que as saídas dependem das entradas e dos estados anteriores. Obs.: Clock em 0 mantem o estado anterior. • FLIP-FLOP JK MESTRE/ESCRAVO (MASTER/SLAVE) Funciona para todas as condições de entrada, mas precisa de um ciclo completo do clock. • FLIP-FLOP tipo D (DELAY) Funciona como flip-flop, funcionando conforme o clock. • FLIP-FLOP tipo T (TRIGGER) Fucnciona como flip-flop de maneira geral para as entradas 0 e 1. Obs.: necessária a transição no clock para que ocorra o funcionamento adequado. 3- Saiba reconstruir a tabela do Flip-Flop JK analisando detalhadamente o comportamento do circuito J K RESET PRESET QN QN' X X 1 0 0 1 X X 0 1 1 0 0 0 0 0 Qn Qn' 0 1 0 0 0 1 1 0 0 0 1 0 1 1 0 0 Qn' Qn RST = 1 e PRT =0 a saída Q é forçada ao estado “0”, sendo indiferente entradas J, K e clock. Ocorrendo o oposto no Qn’ RST = 0 PRT =1 a saída Q é forçada ao estado “1”; sendo indiferente as entradas J, K e clock. Ocorrendo o oposto no Qn’ Obs.: O circuito só altera se houver transição de subida do clock. 4- Saiba explicar o funcionamento do Flip-Flop JKM/E (Mestre/Escravo ou M/S Master/Slave) De maneira geral, esse flip-flop funciona para todas as condições de entrada, porém depende de um ciclo completo do clock. Basicamente, ele tem dois estágios, sendo que o primeiro funciona quando o clock está em nível 1 e as entradas afetam as saídas desse primeiro estágio. Quando o clock volta a zero, inicia o segundo estágio e bloqueia esse primeiro, sendo assim as influências no primeiro estágio estão bloqueadas. 5- Saiba explicar o funcionamento dos Flip-Flop tipo T e D a partir do circuito do JKM/E • Flip-Flop tipo T Ele é obtido por meio do flip-flop JK, sendo as entradas JK curto-circuitadas. Dessa forma, quando T=1 J e K assumirão o mesmo valor, trocando as saídas de estado. Ocorre o mesmo de maneira análoga para a entrada T=0. • Flip-Flop tipo D Obtido por meio da adição de um inversor entre as entradas JK, apresentando apenas uma saída (D). Seu funcionamento consiste que o sinal presente na entrada D é apresentado na saída Q. Sendo o oposto de Q’. 6- Saiba analisar a evolução do comportamento dos circuitos com relação ao tempo (análise dinâmica). • FLIP-FLOP RS (SET/RESET) sincronizado através da entrada de CLOCK (ou CLK) Clock em 0 mantem o estado anterior, circuito só muda de estado se clock = 1. • FLIP-FLOP JK Clock em 0 mantem o estado anterior. • FLIP-FLOP JK MESTRE/ESCRAVO (MASTER/SLAVE) Precisa de um ciclo completo do clock. • FLIP-FLOP tipo D (DELAY) Funciona conforme o clock (pulso de clock), sendo ativo na transição de subida. • FLIP-FLOP tipo T (TRIGGER) Necessária a transição no clock para que ocorra o funcionamento adequado. 7- Aprenda trabalhar com o simulador (link específico), "monte" e teste o circuito do FFRS com clock. Envie seu projeto! Testando as entradas do circuito:
Compartilhar