Prévia do material em texto
unesp UNIVERSIDADE ESTADUAL PAULISTA Colégio Técnico Industrial de Guaratinguetá “Professor Carlos Augusto Patrício Amorim” Prova Bimestral de Sistemas Digitais II – 2º bimestre | Prof. Marcelo Wendling 1 Questão 1 (2,0) – Contadores Assíncronos Implemente um contador assíncrono crescente de 6h à 2h. Questão 2 (4,0) – Máquinas de Estados Finitos Implemente um sistema digital que identifique quando as sequências ‘1010’ ou ‘101’ ocorreram no sinal serial de entrada. Quando qualquer uma das sequências ocorre, tem-se Y = 1. Use metodologia de projeto Moore e flip-flop’s tipo T para QA, JK para QB e D para QC (sendo QA MSB da codificação) para implementar esse sistema. Considere codificação: S0=000, S1=001, S2=010, S3=011… Questão 3 (2,0) – Laboratório A figura abaixo apresenta um diagrama de blocos do circuito integrado 7490. A partir desse diagrama, implemente um contador de Módulo 9, com Reset Inicial. Conecte um circuito oscilador Schmitt-Trigger, utilizando C = 330 [µF], que deverá operar com frequência de 2 [Hz]. unesp UNIVERSIDADE ESTADUAL PAULISTA Colégio Técnico Industrial de Guaratinguetá “Professor Carlos Augusto Patrício Amorim” Prova Bimestral de Sistemas Digitais II – 2º bimestre | Prof. Marcelo Wendling 2 Questão 4 (2,0) – Conceitos de Sistemas Assíncronos e Síncronos / Laboratório Assinale um ‘X’ no quadro correspondente à Verdadeiro, Falso ou Sem-Resposta em cada uma das afirmativas abaixo. Cada acerto acumula 0,2 ponto ao valor total da questão e cada item errado subtrai 0,2 ponto, até o limite de 1,6 ou 0,0. As respostas assinaladas como Sem-Resposta possuirão valor nulo (0,0). Não serão admitidas rasuras. Afirmativas V F SR Um contador de módulo 7, que utiliza 3 flip-flops, é também um divisor de frequência por 8, pois 23 = 8. □ □ □ Um contador assíncrono pode ser utilizado como um divisor de frequência, um contador síncrono não. □ □ □ O circuito abaixo é um contador assíncrono decrescente: □ □ □ Os sistemas síncronos e assíncronos tem sua implementação baseada em projetos que são determinados a partir dos flip-flops utilizados. Nesses sistemas o tipo de transição não afeta sua implementação, que é executada a partir da estrutura desejada. □ □ □ É obrigatória a utilização de transição negativa quando tratamos de sistemas síncronos. □ □ □ A escolha do tipo de flip-flop na implementação de um sistema síncrono interfere diretamente na complexidade das equações lógicas a serem implementadas no sistema. □ □ □ No diagrama de estados de uma FSM, o número de flechas que saem de um estado é igual à 2n, onde n equivale ao número de entradas do sistema. □ □ □ Em um sistema registrador EPSS de 12 bits com carregamento síncrono, faz- se necessária a ocorrência de 12 pulsos de clock para armazenamento e transmissão do vetor de dados. □ □ □ unesp UNIVERSIDADE ESTADUAL PAULISTA Colégio Técnico Industrial de Guaratinguetá “Professor Carlos Augusto Patrício Amorim” Prova Bimestral de Sistemas Digitais II – 2º bimestre | Prof. Marcelo Wendling 3 Afirmativas V F SR O diagrama de estados abaixo representa um sistema detector de recebimento de pelo menos um ‘0’ e um ‘1’, independente da ordem de ocorrência: □ □ □ O sistema de Reset Inicial, circuito RC, pode ser utilizado em todas estruturas de circuitos sequenciais, como contadores assíncronos, síncronos e FSM. □ □ □ [Não preencher] Quantidade Pontos Acumulados Total de Acertos Total de Erros – Total de Sem Resposta 0,0 PONTUAÇÃO FINAL DA QUESTÃO: _______________________