Buscar

ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES - 2Ciclo

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 5 páginas

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

Meus
Simulados
Teste seu conhecimento acumulado
Disc.: ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES   
Aluno(a): VALEIRO ANTONIO DE FIGUEIREDO 202104489064
Acertos: 9,0 de 10,0 23/06/2021
Acerto: 1,0  / 1,0
A colocação de memória cache no projeto de um computador é um artifício para melhorar sua performance.
Quanto a essa memória, podemos a�rmar que:
Fica presente na Memória RAM e melhora a performance, porque consegue transferir
dados mais rápidos para o processador
Fica presente no disco rígido e melhora a velocidade de leitura do disco
 Fica presente no processador e aumenta a e�ciência por ser mais rápida que a memória
principal
Fica presente em um cartão USB e permite guardar em segurança os arquivos
Fica presente na placa-mãe e tem menor latência de transmissão
Respondido em 23/06/2021 00:43:49
Acerto: 1,0  / 1,0
Os componentes que formam o cerne da infraestrutura da internet, responsáveis por cobrir as
enormes distâncias intercontinentais e transportar os datagramas pelo mundo, são chamados de:
World Wide Web
Servidores
Roteadores
 Backbone
Modems
Respondido em 23/06/2021 00:43:07
Explicação:
Backbone
 Questão1
a
 Questão2
a
https://simulado.estacio.br/alunos/inicio.asp
javascript:voltar();
Acerto: 1,0  / 1,0
Qual é e em que área da UCP (processador) se realiza a movimentação de dados e de instruções de
E para o processador?
Contador de Instrução - CI.
Registrador de instrução - RI.
 Registrador de Endereço - REM.
  Unidade de Controle - UC.
Registrador de Dados de Memória - RDM.
Respondido em 23/06/2021 00:42:37
Explicação:
 Unidade de Controle - UC.
Acerto: 0,0  / 1,0
Suponha que, para efeitos de aprendizagem em arquitetura de computadores (ignorando vários
detalhes de implementação), você decidiu criar uma representação de conjunto de instruções
hipotético muito simples e limitado para operações aritméticas de inteiros positivos com dois
operandos, de um processador de 4 bits, cuja palavra de dados é de 4 bits.
É gasto 1 ciclo de instrução para cada palavra, e a quantidade de ciclos para execução de uma
determinada instrução (operadores e operandos) é igual à quantidade de palavras dessa instrução.
O conjunto de instruções está representado a seguir:
Código Instrução
0000 Número 0
0001 Número 1
0010 Número 2
0011 Número 3
0100 Número 4
0101 Número 5
0110 Número 6
0111 Número 7
1000 Número 8
1001 Número 9
1010 Somar
1011 Subtrair
1100 Multiplicar
1101 Divisão inteira
1110 Resto da divisão
1111 Notificação de erro
 Questão3
a
 Questão4
a
Caso seja desejável realizar o cálculo de 6 + 3, qual será o formato de instrução recebido?
0100 1010 0010
 1010 0110 0011
1001 1101 0001
 0110 1010 0011
1010 0110 0110
Respondido em 23/06/2021 00:35:19
Explicação:
1010 0110 0011
Acerto: 1,0  / 1,0
Como é a representação em hexadecimal da instrução 1011 1001 1000?
9 B 8
B A 9
C B A
9 8 7
 B 9 8
Respondido em 23/06/2021 00:37:32
Acerto: 1,0  / 1,0
A partir da expressão: A + (B . C).
Escolha a única alternativa que representa uma expressão equivalente
A
A + C
 (A + B) . (A + C)
(A . B) + (A . C)
A + B
Respondido em 23/06/2021 00:38:48
Acerto: 1,0  / 1,0
Assinale a alternativa correta: Em circuitos digitais, uma porta OR é?
Um circuito que tem uma ou mais entradas e a sua saída é igual à combinação destas
entradas através de uma operação OR
 Um circuito que tem duas ou mais entradas e a sua saída é igual à combinação destas
entradas através de uma operação OR.
 Questão5
a
 Questão6
a
 Questão7
a
Um circuito que tem duas ou mais entradas e a sua saída é igual à combinação destas
entradas através de uma operação NOT OR.
Um circuito que tem três entradas e a sua saída é igual à combinação destas entradas
através de uma operação AND.
Um circuito que tem duas ou mais entradas e a sua saída é igual à combinação destas
entradas através de uma operação AND.
Respondido em 23/06/2021 00:39:56
Acerto: 1,0  / 1,0
Assinale a alternativa correta: Qual das portas lógicas a seguir representa uma função de
exclusividade?
AND
 XOR
OR
XNOR
NOT OR
Respondido em 23/06/2021 00:40:33
Explicação:
Entre as opções a única que utiliza a exclusividade é o XOR (OR exclusive), isto é  OU exclusivo.
Acerto: 1,0  / 1,0
Sobre a organização superescalar e a técnica de pipeline é correto a�rmar:
Na organização superescalar, as múltiplas unidades funcionais independentes permitem
despachar apenas uma instrução por ciclo.
Na organização superescalar várias instruções podem ser iniciadas simultaneamente e
executadas de forma dependente umas das outras.
Pipeline aumenta o throughput de instruções (número de instruções executadas por
unidade de tempo), assim como reduz o tempo de execução de uma instrução.
Na técnica de pipeline o caminho executável de uma instrução é dividido em estágios
discretos, permitindo ao processador efetuar várias instruções sequencialmente.
 Na técnica de pipeline, assim que uma instrução termina o primeiro estágio e parte para o
segundo, a próxima instrução passar a ocupar o primeiro estágio.
Respondido em 23/06/2021 00:41:20
Explicação:
Na organização superescalar em uma arquitetura de um processador, as instruções comuns (aritméticas
de inteiros e ponto �utuantes), a carga do valor da memória em um registrador, o armazenamento do
valor do registrador na memória e os desvios condicionais poderão ser iniciados e executados de forma
independente.
Na técnica de pipeline o caminho de execução de uma instrução é dividido em estágios discretos, o que
 Questão8
a
 Questão9
a
permite que o processador processe várias instruções simultaneamente, contanto que no máximo uma
instrução ocupe cada estágio durante um ciclo de relógio.
Acerto: 1,0  / 1,0
O  surgimento de processadores com arquitetura RISC foi fundamental para o desenvolvimento de
smartphones, tablets, smartwatches entre muitos outros.
Com a restrição de espaço para construir esses equipamentos, a abordagem RISC foi fundamental pois:
Diminui o uso de memória, priorizando o disco rígido
Tem um conjunto amplo de instruções, facilitando a programação dos equipamentos
Possui integração com tecnologia sem �o, possibilitando a plena conexão à internet
 Priorizava execução em registradores, aumentando a e�ciência dos programas
Permite o uso de SSD, acelerando a busca de dados
Respondido em 23/06/2021 00:41:51
 Questão10
a

Continue navegando