Buscar

1 AVALIAÇÃO CONTINUADA_SISTEMAS DIGITAIS

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 3 páginas

Prévia do material em texto

1ª AVALIAÇÃO CONTINUADA - QUESTÃO ABERTA 
 
A) Preencha as informações abaixo de acordo com o datasheet do circuito integrado 
(CI) DM74LS32: 
 
Quantidade e função das portas lógicas presentes: 4 PORTAS OR 
Quais são os pinos de alimentação (Vcc e Gnd): 14 (Vcc) e 7 (GND) 
Qual é a faixa de tensão para alimentação: 4,75 V (Mín.) / 5 V (Nom.) / 5,25 V (Máx.) 
Até qual tensão é considerado pela entrada um sinal de nível baixo: 0,8 V 
A partir de qual tensão é considerado pela entrada um sinal de nível alto: 2 V 
Qual é a máxima corrente de fornecimento para saída nível baixo: 8mA 
Desenhe o diagrama de conexão de pelo menos uma porta lógica (indicando a 
pinagem) e monte a tabela verdade: 
 
 
 
 
 
 
 
 
 
B) Determine a expressão lógica do circuito abaixo: 
 
 
𝑺 = (𝑩�̅� + 𝑨)𝑫(�̅� + 𝑪)̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅. ((�̅� + 𝑪)(𝑩𝑫)̅̅ ̅̅ ̅̅ + 𝑪)̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅̅ ̅ 
 
 
 
 
C) Simplifique o MÁXIMO possível a expressão abaixo: 
 
𝑺 = 𝑩(𝑨𝑪 + 𝑨 + �̅�𝑪𝑫 + 𝑫 + �̅��̅��̅�) + 𝑪𝑫 + �̅�𝑪�̅� 
𝑺 = 𝑩(𝑨(𝑪 + 𝟏) + �̅�(𝑪𝑫 + �̅��̅�) + 𝑫) + 𝑪(𝑫 + �̅��̅�) 
𝑺 = 𝑩(𝑨(𝑪 + 𝟏) + �̅� + 𝑫) + 𝑪(𝑫 + �̅��̅�) 
 
 
 
 
 
 
 
D) Observe que o Flip-flop abaixo possui uma bolha inversora (porta NOT) nas 
entradas de Clock, Preset e Clear. Com isso, a atualização da saída (Q) será realizada 
na borda de descida do Clock (CK), dependendo dos sinais Clear (CLR), Preset (PR), 
entrada J e entrada K. Desenhe a forma de onda da saída normal (Q) em função 
desses três sinais aplicados: 
 
 
 
E) Prove que: 
 
A B C AꙨ(BꚚC) AꚚ (BꙨC) 
0 0 0 1 1 
0 0 1 0 0 
0 1 0 0 0 
0 1 1 1 1 
1 0 0 0 0 
1 0 1 1 1 
1 1 0 1 1 
1 1 1 0 0

Outros materiais