Baixe o app para aproveitar ainda mais
Prévia do material em texto
Pergunta 1 Considere a seguinte função booleana, dada a partir de seus mintermos e estados de don’t care G open parentheses X comma Y comma Z close parentheses equals sum m open parentheses 5 comma 6 close parentheses plus sum D open parentheses 1 comma 2 comma 4 close parentheses Quais das expressões a seguir podem ser utilizadas para implementar corretamente G? top enclose Z plus X top enclose Y Z space X open parentheses top enclose Y plus top enclose Z close parentheses X top enclose Y plus top enclose Y Z Y top enclose Z plus top enclose Y Z a. II apenas. b.x II e IV apenas. c. IV apenas. d. II, III e IV apenas. e. I, II, III e IV. PERGUNTA 2 É de certa forma trivial declarar nomes para as entradas e as saídas de um dado circuito lógico simples, mediante a designação deles como bits ou “dígitos binários únicos”. Contudo, para que se possa representar uma entrada, uma saída ou mesmo um sinal composto de diversos bits, o HDL requer que se defina o tipo do sinal e também o intervalo de valores considerados aceitáveis. Avalie as afirmativas a seguir e a relação proposta entre elas. I. Matriz de bits e vetor de bits são conceitos alheios à descrição de ports com bits numerados por uma ordem crescente ou decrescente, PORQUE II. cada posição do bit é descrita com base em um único número-índice referente a cada elemento individual do port. Avaliando-se as afirmativas, conclui-se que: a. as duas afirmativas são verdadeiras, e a segunda não justifica a primeira. b. as duas afirmativas são verdadeiras, e a segunda justifica a primeira. c. a primeira afirmativa é verdadeira, e a segunda é falsa. d. as duas afirmativas são falsas. e.x a primeira afirmativa é falsa, e a segunda é verdadeira. PERGUNTA 3 Existe uma abordagem que se notabiliza por estabelecer uma forma sistemática para a obtenção de expressões SoP simplificadas. Tal expediente apresenta informação análoga à da tabela-verdade, contudo ele o faz mediante um arranjo geométrico mais pertinente para simplificações. Assinale a alternativa que corresponde à descrição correta da abordagem em questão. a.x Mapa de Karnaugh. b. Relações de Maxwell. c. Enlace de dados. d. Teorema de Thévenin. e. Controle de malha fechada. PERGUNTA 4 Considere o seguinte código VHDL: ENTITY Circuito is PORT(a,b : IN STD_LOGIC; y : OUT STD_LOGIC); END Circuito; ARCHITECTURE Functional OF Circuito IS BEGIN in_bits <= a & b; WITH in_bits SELECT y <= '1' WHEN "00", '0' WHEN "01", '0' WHEN "10", '1' WHEN "11", END Functional A porta lógica com entradas a e b, e saída y, descrita pelo código VHDL, é: a. XOR. b. OR. c. NOR. d.x XNOR. e. NAND. PERGUNTA 5 Cada uma das entradas de uma porta NOR de 2 entradas recebe um pulso. Na primeira entrada, um pulso vai para nível ALTO em t = 0 e retorna para nível BAIXO em t = 1 ms. Na segunda entrada, o pulso vai para nível ALTO em t = 0,8 ms e retorna para nível BAIXO em t = 3 ms. Assumindo tempo de propagação nulo, o pulso de saída ao longo do tempo, inicialmente ALTO em t < 0: a. vai para nível BAIXO em t = 0 e permanece em nível BAIXO durante todo o período. b. vai para nível BAIXO em t = 0,8 ms e retorna para nível ALTO em t = 3 ms. c.x vai para nível BAIXO em t = 0 e retorna para nível ALTO em t = 3 ms. d. vai para nível ALTO em t = 0,8 ms e retorna para nível BAIXO em t = 1 ms. e. vai para nível BAIXO em t = 0,8 ms e retorna para nível ALTO em t = 1 ms. PERGUNTA 6 Na prática, determinados decodificadores não utilizam todas as 2 to the power of n possibilidades de códigos de entrada, mas se restringem a operar apenas com uma quantidade mais diminuta deles. É o caso, por exemplo, do decodificador BCD para decimal, sistema que apresenta um código de entrada de 4 bits e 10 linhas de saída correspondentes aos 10 grupos do código BCD (que se estendem de 0000 a 1001). No projeto de boa parte desses tipos de decodificadores mais restritos, quando qualquer um dos códigos não usados é inserido na entrada, ocorre determinada consequência. Assinale a alternativa que corresponde à descrição correta da consequência em questão. a. Ocorre o reset do sistema. b. A saída entrega valores repetidos. c. A fonte de alimentação queima. d.x Nenhuma das saídas é ativada. e. Todas as saídas entram em curto. PERGUNTA 7 Um multiplexador (usualmente referenciado de maneira abreviada como “mux”) é um circuito combinatório — portanto, de saídas exclusivamente dependentes das entradas — que atua de forma a rotear para uma única saída informações das mais diversas entradas. Para um mux, existem duas especificações principais, sendo uma delas o número de entradas. Assinale a alternativa que corresponde à descrição correta da outra especificação em questão. a.x Tamanho das entradas. b. Potência de saída. c. Origem da informação. d. Capacidade de escoamento. e. Custo de produção.
Compartilhar