Baixe o app para aproveitar ainda mais
Prévia do material em texto
001 / UNIVERSIDADE LUTERANA DO BRASIL EDUCAÇÃO A DISTÂNCIA PROVA DATA: HORA: 07/12/2023 10:39 003 151105 - PLATAFORMAS COMPUTACIONAISDisciplina: 3685Turma: 1 2 3 4 Quem configura o vetor de interrupções? Qual era o tamanho de uma palavra no antigo processador 8086? Qual o problema que a paginação de memória resolveu? Qual é a idéia principal do mecanismo de memória virtual? ANTES DA REALIZAÇÃO DA PROVA, VERIFIQUE SE O SEU NOME ESTÁ CORRETO E SE O NOME DA DISCIPLINA ESTÁ DE ACORDO COM O AGENDAMENTO. ESTA PROVA DEVE SER REALIZADA INDIVIDUALMENTE E SEM CONSULTA. MARQUE AS ALTERNATIVAS ESCOLHIDAS NA GRADE DE RESPOSTAS, A QUAL DEVERÁ SER DIGITADA NO SISTEMA AO TÉRMINO DA PROVA, A PARTIR DO SEU CGU E SENHA. O LANÇAMENTO DAS MARCAÇÕES É DE RESPONSABILIDADE DO ALUNO. Orientações: 3273203Prova: POLO MANAUS - 6244Polo: MANAUS / AM 264708Grupo Matricula: CURSO SUPERIOR DE TECNOLOGIA EM ANALISE E DESENVOLVIMENTO DE SISTEMASCurso: 2Módulo TUTOR PROVISORIOOrientador Presencial: AF-PAvaliação Parcial: O mecanismo de máquina pura. O chip 8259. A MMU. A ULA. O Sistema Operacional. 16 bytes. 8 bytes. 20 bits. 8 bits. 16 bits. Melhorou a taxa de MISS da cache. Gargalo de von neumann. Poder endereçar até 4GiB usando apenas o barramento de 20 bits do Intel. Representar 20 bits de endereçamento com apenas 16 bits de ULA. Relocação de código. Evitar o gargalo de Von Neumann. Realizar proteção de hardware mesmo no antigo processador 8088. Usar o disco como memória. Realizar uma conversão de endereços em 2 níveis. Manter na memória apenas as poucas páginas realmente em uso. (A) (B) (C) (D) (E) (A) (B) (C) (D) (E) (A) (B) (C) (D) (E) (A) (B) (C) (D) (E) 2023/2Período: 0003865836Chave de Avaliação: AMANDA LETICIA MIRANDA DE SOUSA 231005063 137307310CGU:Código:Aluno: Data: 14/12/2023 16:00 null 002 / UNIVERSIDADE LUTERANA DO BRASIL EDUCAÇÃO A DISTÂNCIA PROVA DATA: HORA: 07/12/2023 10:39 003 151105 - PLATAFORMAS COMPUTACIONAISDisciplina: 3685Turma: 5 6 7 8 O antigo XT, primeiro chip da intel que inaugurou a era PC: I - Usava a técnica de paginação para gerenciamento de memória II - Possuia 20 bits de tamanho de palavra III - Podia endereçar até 1MiB Quais estão corretas? Qual a INT de sofware é usada para ter serviços do Sistema Operacional LINUX? O que é um Page Fault? Quem decide onde, na memória, irão os dados e onde irão o código em máquina pura? 3273203Prova: Apenas a III. Apenas a II. Apenas a I. Todas. Apenas a I e a III. 21h. 33h. 3h. 4h. 10h. É quando o programa acessou uma página sua que não está mapeada para nenhum frame Quando o programa acessa à memória que não é sua, causando uma interrupção 11 Nada mais é do que a escolha da vítima pelo algoritmo LRU Quando a tabela de troca de páginas está vazia nas colunas para frames Quando o programa invade o segmento de memória Barramento. O Sistema Operacional. Controlador da cache. O compilador. MMU. (A) (B) (C) (D) (E) (A) (B) (C) (D) (E) (A) (B) (C) (D) (E) (A) (B) (C) (D) (E) 0003865836Chave de Avaliação: AMANDA LETICIA MIRANDA DE SOUSA 231005063 137307310CGU:Código:Aluno: Data: 14/12/2023 16:00 null 003 / 003 UNIVERSIDADE LUTERANA DO BRASIL EDUCAÇÃO A DISTÂNCIA PROVA DATA: HORA: 07/12/2023 10:39 151105 - PLATAFORMAS COMPUTACIONAISDisciplina: 3685Turma: 9 10 Em um mecanismo com memória virtual, o que acontece quando o hardware, ao converter um endereço lógico para físico, encontra o bit VI em 0 (inválido)? Com o uso da memória cache tem-se uma cópia de alguns dados em uma memória mais rápida. I - Quando a ULA precisa de algo da memória, pede para a cache II - Se o dado requerido pela ULA não está na cache, diz-se que houve um MISS. Neste caso a ULA solcitia então o dado diretamente à memória III - O sucesso no desempenho da cache está no fato de ocorrerem muito mais casos de HIT do que de MISS Quais estão corretas? 3273203Prova: O Hardware procura um frame livre para aquela página, aloca-a e acerta o bit na tabela. O hardware devolve a CPU para o Sistema Operacional que irá avaliar se foi mesmo um acesso inválido ou apenas um Page Fault. Ocorre um Page fault com a INT 2. O acesso será feito diretamente no arquivo de troca, em disco. Ocorre um MIS e o gerenciador da cache busca na memória. A conversão não é possível pois certamente o programa fez uma acesso inválido a memória. Apenas a I e a III. Apenas a I. Apenas a I e II. Apenas a II e a III. Apenas a II. (A) (B) (C) (D) (E) (A) (B) (C) (D) (E) 0003865836Chave de Avaliação: AMANDA LETICIA MIRANDA DE SOUSA 231005063 137307310CGU:Código:Aluno: Data: 14/12/2023 16:00 null
Compartilhar