Baixe o app para aproveitar ainda mais
Prévia do material em texto
Eletrônica Digital 1 Multiplexadores e Demultiplexadores Virgínia Baroncini Exercícios: 1) Esquematize o bloco de um multiplex para executar a expressão: L = A B C. 2) Utilizando o bloco de um multiplex, elabore o circuito que executa a tabela abaixo: A B C S 0 0 0 0 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 0 3) Refira-se à figura abaixo. Nela são apresentadas as formas de onda nos pinos de seleção e strobe de um multiplexador. Liste as saídas durante cada um dos pulsos (a, b, c, ...). Considere que nos canais de dados são apresentados os bits 10010110 e mantidos constantes durante a operação do mux. Obs.: nível lógico alto = 1; nível lógico baixo = 0. 4) Utilizando blocos multiplex, confeccione um decodificador que transforme do sistema binário comum para o código de Gray. A B C D S1 S2 S3 S4 Canais de Informação 0 0 0 0 0 0 0 0 I0 0 0 0 1 0 0 0 1 I1 0 0 1 0 0 0 1 1 I2 0 0 1 1 0 0 1 0 I3 0 1 0 0 0 1 1 0 I4 0 1 0 1 0 1 1 1 I5 0 1 1 0 0 1 0 1 I6 0 1 1 1 0 1 0 0 I7 1 0 0 0 1 1 0 0 I8 1 0 0 1 1 1 0 1 I9 1 0 1 0 1 1 1 1 I10 1 0 1 1 1 1 1 0 I11 1 1 0 0 1 0 1 0 I12 1 1 0 1 1 0 1 1 I13 1 1 1 0 1 0 0 1 I14 1 1 1 1 1 0 0 0 I15 5) Use multiplexadores de oito entradas de dados para gerar Z = m(0, 3, 5, 6, 9, 10, 12, 15). 6) Utilizando somente blocos multiplex de oito canais, esquematize um sistema multiplex de 32 canais. Eletrônica Digital 1 Multiplexadores e Demultiplexadores Virgínia Baroncini 7) As formas de onda vistas na figura abaixo são observadas nas entradas de um CI 74LS151 (multiplexador de 8 entradas). Desenhe a forma de onda da saída. 8) O circuito da figura abaixo mostra como um multiplexador de oito entradas pode ser usado para gerar uma função lógica de quatro variáveis, apesar do MUX ter apenas três linhas de seleção. Três das variáveis lógicas, A, B e C, são ligadas às três entradas de seleção (S2 – MSB), enquanto a quarta variável D e seu inverso D são conectadas a algumas entradas de dados do próprio MUX, de acordo com a função lógica que desejamos implementar. As outras entradas de dados são ligadas à terra ou à Vcc, conforme a função lógica. a) Obtenha a tabela verdade da função implementada pelo MUX mostrando a saída como função das 16 possíveis combinações das variáveis de entrada. b) Obtenha a equação minimizada a partir da tabela verdade. Io I1 I2 I3 I4 I5 I6 I7 E So MUX S1 S2 +5V A B C D Z 8) Desenhe o circuito de um demultiplex de 16 canais. 9) Utilizando o bloco de um demultiplex, elabore um decodificador 4 para 16, onde apenas uma saída é ativada para cada combinação da entrada. 10) Projete o circuito lógico de um demux usando um decodificador. Eletrônica Digital 1 Multiplexadores e Demultiplexadores Virgínia Baroncini 11) Refira-se à figura abaixo. Liste a saída (0-7) do demultiplexador que está sendo ativada durante cada um dos pulsos de entrada 12) Desenvolva o diagrama de temporização total (entradas e saídas ) para um 74HC154 usando numa aplicação de demultiplexação na qual as entradas são as seguintes: As entradas de seleção recebem de forma repetitiva e em seqüência a saída de um contador que inicia com 0000 e a entrada de dados é um fluxo de dados em série que representa o número 2468 em BCD. O dígito menos significativo (8) é o primeiro na sequência, sendo o primeiro bit o LSB, e ele deve aparecer nas posições dos 4 primeiros bits na saída.
Compartilhar