Baixe o app para aproveitar ainda mais
Prévia do material em texto
MÓDULO 5 1) Para a figura a seguir PRE e CLR são entradas preset e clear e a sua tabela da verdade mostra a operação das entradas em um flip-flop tipo D. Responda qual alternativa é correta. A) As entradas PRE e CLR são assíncronas com o relógio. 2) Para a associação a seguir indique qual a alternativa é correta. C) A configuração a seguir é de um contador crescente módulo 8. 3) Para a associação a seguir indique qual a alternativa é correta. D) A configuração é de um contador decrescente módulo 8. 4) Responda qual a alternativa a seguir é correta. B) Um circuito sequencial síncrono tem como característica básica ser circuito sensível a borda do relógio. 5) A associação a seguir é a configuração interna de um contador assíncrono 74293, cuja a tabela da verdade descreve o seu comportamento. Responda qual a afirmação é correta? A) É um contador divisor de freqüência que pode dividir a frequencia de entrada de 2 até 16. 6) Interligando-se o relógio com uma freqüência de 1KHz na entrada CPO'. As entradas R01 e R02 conectadas à terra e a saída Q0 aplicada à entrada CP1'. Responda qual a alternativa é correta. D) A freqüência de saída em Q3 será igual a 62,5Hz. 7) Interligando-se a frequencia de 1KHz na entrada CP0' e conectando a saída Q0 na entrada CP1' e a entradas R01 em Q1 e R02 em Q3, podemos afirmar sobre a freqüência nas saídas Q0, Q1, Q2 e Q3. B)fQ0 = 500Hz, fQ1 = 300Hz, fQ2 = 100Hz, fQ3 = 100Hz 8) Para divisões cujos módulos podem ser configurados de 2 até 256 será necessário a associação de 2 circuitos contadores conforme abaixo. Para realizar a divisão de freqüência módulo 60, qual o módulo de divisão de cada um dos contadores? C) Módulos 15 e 4. MÓDULO 6 1) Um contador síncrono de 4 bits saída Q3Q2Q1Q0, gerou uma saída ALTO síncrona com o relógio e na passagem do estado 0 para o estado 15. O contador é sensível à borda positiva do relógio. A equação da saída pode ser escrita como: A) Saída = [Q3'Q2'Q1'Q0'. clk']' 2) Um contador síncrono de 4 bits saída Q3Q2Q1Q0, gerou uma saída ALTO síncrona com o relógio e na passagem do estado 0 para o estado 15. O contador é sensível à borda negativa do relógio. A equação da saída pode ser escrita como: B) Saída = Q3'Q2'Q1'Q0'.clk 3) Um contador síncrono de 4 bits tem a entrada "clear" limpa contador para o estado "0", assíncrona com o relógio. Para a realização de um divisor de freqüência por 10 utilizou-se a entrada clear para reinicio de contagem. O número de estados percorrido pelo contador e a freqüência de saída será? C) São 11 estados percorridos e a freqüência de saída será igual a 1/10 da freqüência de entrada do contador. 4) Um contador síncrono de 4 bits tem a entrada "clear" limpa o contador para o estado "0" síncrona com o relógio. Para a realização de um divisor de frequência por 10 utilizou-se uma porta lógica com as saídas do contador realimentada para a entrada clear. O número de estados percorridos pelo contador e a freqüência de saída serà: A) O número de estados percorridos pelo contador igual a 10 e a freqüência de saída igual a 1/1 da freqüência de entrada. 5) Para a configuração a seguir, são dados tPd de cada flip-flop igual a 20ns e tpd da porta lógica igual a 15ns, então a freqüência máxima do contador será igual a: D) A freqüência máxima do contador será igual a 6) Qual a afirmativa é correta? D) Um contador síncrono é mais rápido que o contador assíncrono porque a troca no estado de seus flip-flops é síncrona com o relógio e no contador assíncrono a troca de estado do contador é assíncrona com o relógio. 7) Qual a alternativa é correta? D) As características principais do contador síncrono são: a saída síncrona com o relógio, velocidade, entradas paralelas programáveis e sem geração de "glitch". 8) Sabendo-se que o tpd = 30ns para todos os flip-flops e o tpd =10ns para as portas AND intermediárias do contador síncrono de N bits. A freqüência máxima aplicada na entrada do contador será: A) fmax = 1/(tpdf/f + (N-1)tpAND). MÓDULO 7 1) Analise a tabela da verdade de descrição do registrador de deslocamentos e responda qual a alternativa é correta. C) É um registrador de deslocamento com entrada paralela síncrona com o clock. 2) Analise a tabela da verdade a seguir do registrador de deslocamentos. Dados: Conteúdo inicial do registrador em hexadecimal igual a AH, (D = MSB) entrada clear' = 1, após o clock borda de subida indique qual a alternativa é correta para a seguinte situação de entrada. A) Para S1 = 0 e S0 = 1, entrada serial direita = 1 e serial esquerda = 0, o conteúdo após o clock será 5H. 3) Analise a tabela da verdade a seguir do registrador de deslocamentos. Dados: Conteúdo inicial do registrador em hexadecimal igual a AH, (D = MSB) entrada clear' = 1, após o clock borda de subida indique qual a alternativa é correta para a seguinte situação de entrada. C) Para S1 = 1 e S0 = 0, clear' = 1 e entrada serial direita = 1 e entrada serial esquerda = 1, após a borda positiva do clock o conteúdo final será BH. 4) Analise a tabela da verdade a seguir do registrador de deslocamentos. B) A condição para que Qn+1 = Qn é aplicar S1 = 0 e S0 = 0. 5) Analise a tabela da verdade a seguir do registrador de deslocamentos e responda se interligar a saída QD ligada a entrada serial direita com S1 = 0 e S0 = 1, para um conteúdo inicial = 0001. C) Construímos um contador em anel módulo 4. 6) Analise a tabela da verdade a seguir do registrador de deslocamentos e responda se interligar a saída QD a um inversor e a saída do inversor ligada a entrada serial direita com S1 = 0 e S0 = 1, para um conteúdo inicial = 0000. D) Construimos um contador Johnson módulo 8. 7) Analise a tabela da verdade a seguir do registrador de deslocamentos e responda. E) Para S1 = 0 e S0 = 1, clear' = 1, operando no modo serial deslocamento a direita, podemos construir um contador módulo 8. 8) Analise a tabela da verdade a seguir do registrador de deslocamentos e responda. E) É um registrador de deslocamento síncrono sensível a borda positiva do clock. MÓDULO 8 1) Um registrador de 3 bits é utilizado como contador pela sua entrada serial a esquerda. O contador opera em módulo 5. Os bits da entrada serial estão na sequencia a seguir: 1,1,0,0,0, os quais provocam as mudanças de estados do contador. Qual a seqüência de estados do contador? B) 0 - 1 - 3 - 6 – 4 2) Um registrador de 3 bits é utilizado como contador pela sua entrada serial a esquerda. O contador opera em módulo 8. Os bits da entrada serial estão na sequencia para os quais provocam as mudanças de estados do contador. Qual a seqüência de estados do contador? A) 0 - 1 - 3 - 7 - 6 - 5 - 2 – 4 3) Um registrador de 3 bits é utilizado como contador pela sua entrada serial a direita. O contador opera em módulo 5. Os bits da entrada serial estão na sequencia para os quais provocam as mudanças de estados do contador. A seqüência de bits na entrada serial a direita segue 1,1,0,0 e 0. Qual a seqüência de estados percorrido pelo contador? C) 0 - 4 - 6 - 3 – 1 4) Um registrador de 3 bits é utilizado como contador pela sua entrada serial a direita. O contador opera em módulo 8. Os bits da entrada serial estão na sequencia para os quais provocam as mudanças de estados do contador. Qual a seqüência de estados percorrido pelo contador? A) 0 - 4 - 6 - 7 - 3 - 5 - 2 – 1 5) Um registrador de deslocamentos de 3 bits ligado pela sua entrada serial a esquerda tem uma malha particular de estados. Para cada entrada serial o próximo estado é o dobro ou o dobro mais 1 e no máximo 8 estados de 0 a 7. Quais são os estados cuja entrada fazem o contador permanecer no próprio estado? C) 0 e 7. 6) Um registrador de deslocamentos de 3 bits ligado pela sua entrada serial a direita tem uma malha particular de estados. Para cada entrada serial o próximo estado é a metade ou a metade mais 4 e nomáximo 8 estados de 0 a 7. Quais são os estados cuja entrada fazem o contador permanecer no próprio estado? A) 0 e 7. 7) Um registrador de deslocamentos de 3 bits ligado pela sua entrada serial a direita tem uma malha particular de estados. Para cada entrada serial o próximo estado é a metade ou a metade mais 4 e no máximo 8 estados de 0 a 7. Quais são os estados cuja saída pelo bit menos significativo do registrador produz a seguinte sequencia 0 - 1 - 1 - 1 - 0 - 1 - 0 - 0? A) 0 - 4 - 6 - 7 - 3 - 5 - 2 – 1 8) Um registrador de deslocamentos de 3 bits ligado pela sua entrada serial a esquerda tem uma malha particular de estados. Para cada entrada serial o próximo estado é a metade ou a metade mais 4 e no máximo 8 estados de 0 a 7. Quais são os estados cuja saída pelo bit menos significativo do registrador produz a seguinte sequencia 0 - 0 - 0 - 1 - 1 - 1 - 0 - 1? C) 0 - 1 - 3 - 7 - 6 - 5 - 2 - 4
Compartilhar