Logo Passei Direto
Buscar

Ferramentas de estudo

Questões resolvidas

Dentro do sistema de arquitetura de computadores, para a parte que executa o armazenamento de informações e transmissão de dados, existe uma preocupação em detectar um erro da informação a ser armazenada ou, até mesmo, corrigir os dados em caso de erros que são detectados. Uma das formas de executar esta é ação é através cálculo do bit de paridade (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Informe qual assertiva a seguir é correta para a informação a ser enviada em conjunto com o bit de paridade par, para a palavra 01111101.
01111101.
011111010.

Manipular um módulo de E/S através da forma de E/S programada consiste em maior consumo computacional.
Analisando as afirmações acima, conclui-se que:
as duas afirmações são falsas.
As duas afirmações são verdadeiras, e a segunda justifica a primeira.

Material
páginas com resultados encontrados.
páginas com resultados encontrados.
left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

left-side-bubbles-backgroundright-side-bubbles-background

Crie sua conta grátis para liberar esse material. 🤩

Já tem uma conta?

Ao continuar, você aceita os Termos de Uso e Política de Privacidade

Questões resolvidas

Dentro do sistema de arquitetura de computadores, para a parte que executa o armazenamento de informações e transmissão de dados, existe uma preocupação em detectar um erro da informação a ser armazenada ou, até mesmo, corrigir os dados em caso de erros que são detectados. Uma das formas de executar esta é ação é através cálculo do bit de paridade (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Informe qual assertiva a seguir é correta para a informação a ser enviada em conjunto com o bit de paridade par, para a palavra 01111101.
01111101.
011111010.

Manipular um módulo de E/S através da forma de E/S programada consiste em maior consumo computacional.
Analisando as afirmações acima, conclui-se que:
as duas afirmações são falsas.
As duas afirmações são verdadeiras, e a segunda justifica a primeira.

Prévia do material em texto

Revisar envio do teste: ATIVIDADE 4 (A4) 
Usuário RODRIGO CARAMORI
Curso GRA0240 ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES GR0120202 -
202020.ead-29774942.06
Teste ATIVIDADE 4 (A4)
Iniciado 10/11/20 21:34
Enviado 10/11/20 21:53
Status Completada
Resultado da
tentativa
8 em 10 pontos 
Tempo decorrido 18 minutos
Resultados
exibidos
Respostas enviadas, Respostas corretas, Comentários
Pergunta 1
Resposta Selecionada: 
Resposta Correta: 
Feedback
da
resposta:
Dentro do sistema de arquitetura de computadores, para a parte que executa o
armazenamento de informações e transmissão de dados, existe uma preocupação em
detectar um erro da informação a ser armazenada ou, até mesmo, corrigir os dados em caso
de erros que são detectados. Uma das formas de executar esta é ação é através cálculo
do bit de paridade (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed.
São Paulo: Pearson Prentice Hall, 2010). 
Informe qual assertiva a seguir é correta para a informação a ser enviada em conjunto com o
bit de paridade par, para a palavra 01111101.
01111101. 
011111010.
Sua resposta está incorreta. Na técnica de bit de paridade é preciso observar o
local de inserção do bit de paridade e a quantidade de bits do tipo 1 na
sequencia, para o caso de uso da técnica de paridade par.
Pergunta 2
Resposta
Selecionada:
 
Resposta Correta: 
Feedback
da
resposta:
Manipular um módulo de E/S através da forma de E/S programada consiste em maior
consumo computacional 
PORQUE 
Existe um evento que fica no aguardo de espera, sem processamento efetivo. 
 
Analisando as afirmações acima, conclui-se que:
as duas afirmações são falsas. 
 
 
As duas afirmações são verdadeiras, e a segunda justifica a
primeira.
Resposta incorreta. Observe que sempre existe consumo de recursos
computacional em eventos que são necessários e que acontecem, mesmo que
não sejam requisitados.
Pergunta 3
Um módulo de E/S dentro da arquitetura de computadores deve ser implementado de forma
0 em 1 pontos
0 em 1 pontos
1 em 1 pontos
Resposta
Selecionada:
Resposta
Correta:
Feedback
da
resposta:
a desemprenhar suas ações através da funcionalidades de interfaceamento entre o
elemento denominado Barramento e os próprios dispositivos de E/S que estão nele
conectados e por consequência, sob sua responsabilidade (STALLINGS, W. Arquitetura e
Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010). 
Das alternativas abaixo, assinale a que descreve as características sobre a estrutura básica
de um módulo de E/S.
pinos de interfaceamento com os dispositivos propriamente ditos são os que
permitem a comunicação com os equipamentos de E/S.
pinos de interfaceamento com os dispositivos propriamente ditos são os que
permitem a comunicação com os equipamentos de E/S.
Resposta correta. O módulo de E/S utiliza 3 partes em sua estrutura e que são
utilizados para interligar a parte externa que tem os dispositivos com a parte
interna que possui os barramentos.
Pergunta 4
Resposta Selecionada: 
Resposta Correta: 
Feedback
da
resposta:
Na arquitetura de computadores, a estrutura de um módulo de memória, em termos de
constituição física, é constituído de ligações eletrônicas da sua parte interna com a parte
externa do mesmo (o circuito eletrônico) através de pinagens que efetuam as funções
devidas do módulo, as quais foi idealizado para fazer (STALLINGS, W. Arquitetura e
Organização de Computadores . 8. ed. São Paulo: Pearson Prentice Hall, 2010). 
Considerando um módulo hipotético de memória que ilustra de forma genérica as pinagens
deste módulo, avalie as afirmações a seguir.
 
I. endereço: este pino leva a palavra produzida pelo processador que contém a
localização da memória a ser acessada dentro da memória.
II. operação (W/R): define a operação a ser realizada, com o pino no valor zero escrita,
e com o valor um é para a operação de leitura.
III. habilitação: esse pino, também chamado como “ enable ”, habilita a memória estar em
modo de ligado com valor 0. Caso contrário, a memória fica desligada.
IV. dados: representa as informações que serão entregues ou coletadas da memória, pois
utiliza pinos bidirecionais, o que não acontece com os demais.
V. clock : pino com o pulso para a sincronização das ações realizadas pela memória
para proceder a ação de leitura ou gravação das informações.
 
Agora, assinale a alternativa que apresenta informações corretas sobre a característica de
cada tipo de pinagem da memória.
I, II, IV e V. 
I, II, IV e V.
Resposta correta. A pinagem utilizada na memória diz respeito às ações em
termos de funções lógicas (escrita, gravação, sincronismo, informação), não
execuções de ordem física (como ligar e desligar).
Pergunta 5
Resposta
Selecionada:
Resposta
Correta:
Feedback
No modelo RISC tem um conjunto de instruções mais simples. Para que a fabricação deste
tipo de processador fosse idealizada, alguns levantamentos e consultas foram feitos para
que este conjunto de instruções denominado ISA ( Instruction Set Architecture , - Arquitetura
de Conjunto de Instruções) fosse projetada” (TANENBAUM, A. S. Organização Estruturada
de Computadores . 6. ed. São Paulo: Pearson Prentice Hall, 2013). Das alternativas abaixo,
assinale a que descreve corretamente os levantamentos realizados.
sequência de execução das instruções: neste tipo de métrica que foi levada
em consideração a análise da sequência permitiu um estudo mais
aprofundado da estrutura do pipeline.
sequência de execução das instruções: neste tipo de métrica que foi levada
em consideração a análise da sequência permitiu um estudo mais
aprofundado da estrutura do pipeline.
Resposta correta. Cada item utilizado pela ISA está associado ao nome que o
1 em 1 pontos
1 em 1 pontos
da
resposta:
denomina (frequência de operações e de operandos e ainda sobre as
instruções).
Pergunta 6
Resposta
Selecionada:
Resposta
Correta:
Feedback
da
resposta:
Na arquitetura de computadores, o uso de um módulo de E/S foi idealizado para
implementar a forma como ocorre a exportação da funcionalidade de interfaceamento entre
elementos, denominados como barramento (parte interna) e os próprios dispositivos de E/S
(parte externa), sob sua responsabilidade (STALLINGS, W.Arquitetura e Organização de
Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010). 
Das alternativas abaixo, assinale a que descreve as características sobre as formas de
manipular os módulos de E/S.
DMA (Acesso Direto à Memória): a transferência para a memória é
realizada diretamente pelo módulo de E/S.
DMA (Acesso Direto à Memória): a transferência para a memória é
realizada diretamente pelo módulo de E/S.
Resposta correta. As formas de manipular são apenas de 3 tipos, conforme
descrito, porém não existe a interferência direta pelo usuário do equipamento
que manipula o dispositivo externo.
Pergunta 7
Resposta Selecionada:
 
Resposta Correta:
 
Feedback
da
resposta:
A motivação principal para o desenvolvimento de arquiteturas super-escalares consiste na
possibilidade de se executar instruções de forma paralela, o que fornece mais agilidade,
otimização e mais velocidade em atender as demandas ofertadas em nível de instrução de
máquina (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São
Paulo: Pearson Prentice Hall, 2010). 
Das alternativas abaixo, assinale a que descreve sobre a solução adotada pelo mecanismo
renomeamento de registradores no caso de conflitos em relação à geração de valores para o
código a seguir: 
 
(i) a = b / c; 
(ii) d = a – f; 
(iii) a = g + h; 
(iv) i = a + e;
(i) a = b / c; 
(ii) d = a – f; 
(iii) aa = g + h; 
(iv) i = aa + e;.
(i) a = b / c;
(ii) d = a – f;
(iii) aa = g + h;
(iv) i = aa + e;.
Resposta correta. A solução permite ter logo o resultado de operações que são
mais rápidas (soma e subtração) e assim ter o resultado. Então depois são
realizadas as que são mais complexas, como a divisão.
Pergunta 8
Resposta
Selecionada:
Um módulode E/S dentro da arquitetura de computadores teve sua implementação adotada
para garantir a forma de exportar funcionalidades que permitam executar o interfaceamento
entre a parte externa do sistema de hardware, que é o barramento e a parte externa que são
os próprios dispositivos de E/S, conectados e sob sua responsabilidade (STALLINGS,
W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall,
2010). 
Das alternativas abaixo, assinale a que descreve as características sobre a forma de
manipular os módulos de E/S do tipo DMA.
1 em 1 pontos
1 em 1 pontos
1 em 1 pontos
Terça-feira, 10 de Novembro de 2020 21h53min39s BRT
Resposta
Correta:
Feedback
da
resposta:
a linha de endereço tem uso na transferência, para que o sistema de
memória saiba a localização de escrita dos dados transferidos.
a linha de endereço tem uso na transferência, para que o sistema de
memória saiba a localização de escrita dos dados transferidos.
Resposta correta. Cada elemento do módulo de E/S possui sua ação de
acordo com a sua denominação: portanto dados serve tanto para configuração
quanto para transferência e os de controle servem para gerenciar a ação de
interrupção.
Pergunta 9
Resposta Selecionada: 
Resposta Correta: 
Feedback
da
resposta:
Existe uma ascensão em relação ao uso de paralelismo nos computadores, desde a
introdução do pipeline, que representa um pseudoparalelismo, seguindo com a incorporação
da superescalaridade, pelo paralelismo para dentro dos processadores, tudo para ter uma
melhora em termos de otimização (STALLINGS, W. Arquitetura e Organização de
Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010). 
Considerando a tendência de sair do limite de uso do paralelismo em nível de instrução, o
uso a nível dethreads e de núcleos, avalie as afirmações a seguir. 
 
I. com o nível de threads, o processador tem condições de escalonar threads na
ocorrência de conflitos nopipeline. 
II. um escalonamento em nível de hardware, torna-se muito menos eficiente, se
compararmos com o escalonamento realizado pelo sistema operacional. 
III. o paralelismo em nível de núcleos, incorpora a ideia das máquinas
multiprocessadores, sendo cada núcleo independente. 
IV. o uso de processadores vetoriais consiste em um modelo com execução em série,
dotado de pipeline, do tipo SIMD. 
V. quando não se limita às abstrações arquiteturais, existe o paralelismo em nível de
aplicações, por exemplo, o paralelismo em nível de dados. 
 
Agora, assinale a alternativa com os itens corretos das tendências em nível de paralelismo.
I, III e V.
I, III e V.
Resposta correta. Em aplicações de novas tendências, as escolhas decorrem
em serem utilizadas quando são menos complexas e mais rápidas.
Pergunta 10
Resposta
Selecionada:
 
Resposta Correta: 
Feedback
da
resposta:
Na abordagem de software para otimização do banco de registradores há necessidade de
uso maior dos registradores usados pelo compilador 
PORQUE 
realizam armazenamento das variáveis que são mais utilizadas. 
 
Analisando as afirmações acima, conclui-se que:
As duas afirmações são verdadeiras, e a segunda justifica a
primeira.
As duas afirmações são verdadeiras, e a segunda justifica a
primeira.
Resposta correta. O banco de registradores tem maior desempenho quando
recorre ao reaproveitamento de informações que estão armazenadas e assim
fornecem mais rapidez.
 OK
1 em 1 pontos
1 em 1 pontos
javascript:launch('/webapps/blackboard/content/listContent.jsp?content_id=_14825505_1&course_id=_610704_1&nolaunch_after_review=true');

Mais conteúdos dessa disciplina