Prévia do material em texto
Aluno: xxxxxxxxx Matr.: xxxxxxxxxxx Disc.: ORG E ARQ DE COM 2021.3 EAD (GT) / EX Prezado (a) Aluno(a), Você fará agora seu TESTE DE CONHECIMENTO! Lembre-se que este exercício é opcional, mas não valerá ponto para sua avaliação. O mesmo será composto de questões de múltipla escolha. Após responde cada questão, você terá acesso ao gabarito comentado e/ou à explicação da mesma. Aproveite para se familiarizar com este modelo de questões que será usado na sua AV e AVS. 1. A colocação de memória cache no projeto de um computador é um artifício para melhorar sua performance. Quanto a essa memória, podemos afirmar que: Fica presente na placa-mãe e tem menor latência de transmissão Fica presente em um cartão USB e permite guardar em segurança os arquivos Fica presente na Memória RAM e melhora a performance, porque consegue transferir dados mais rápidos para o processador Fica presente no disco rígido e melhora a velocidade de leitura do disco Fica presente no processador e aumenta a eficiência por ser mais rápida que a memória principal Data Resp.: 13/09/2021 14:50:16 2. Os componentes que formam o cerne da infraestrutura da internet, responsáveis por cobrir as enormes distâncias intercontinentais e transportar os datagramas pelo mundo, são chamados de: Servidores World Wide Web Backbone Roteadores Modems Data Resp.: 13/09/2021 14:50:25 Explicação: Backbone 3. Depois de buscarem os dados na memória, os processadores interpretam o que fazer, por exemplo, que a operação a ser executada é a de somar, e depois executam a operação propriamente dita. Cada operação a ser executada é identificada e definida por um conjunto de bits denominado: Ciclo de Instrução Instrução de Máquina. Dígito binário https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008 https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008 https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008 Microcódigo Operador Data Resp.: 13/09/2021 14:50:31 4. Antônio enviou cinco arquivos de texto à João, com diferentes tamanhos. Selecione a opção que representa o arquivo de menor tamanho em megabytes (MB). Arquivo E, com 0,005 GB. Arquivo C, com 2.000 Kb Arquivo A, com 4.096.000 bits. Arquivo B, com 2 MB. Arquivo D, com 3.000 Bytes. Data Resp.: 13/09/2021 14:50:39 Explicação: Convertendo para MB, o Arquivo D possui 0,003 MB Arquivo A: 0,512 MB Arquivo B: 2 MB Arquivo C: 0,25 MB Arquivo D: 0,003 MB Arquivo E: 5 MB 5. Suponha que, para efeitos de aprendizagem em arquitetura de computadores (ignorando vários detalhes de implementação), você decidiu criar uma representação de conjunto de instruções hipotético muito simples e limitado para operações aritméticas de inteiros positivos com dois operandos, de um processador de 4 bits, cuja palavra de dados é de 4 bits. É gasto 1 ciclo de instrução para cada palavra, e a quantidade de ciclos para execução de uma determinada instrução (operadores e operandos) é igual à quantidade de palavras dessa instrução. O conjunto de instruções está representado a seguir: Código Instrução 0000 Número 0 0001 Número 1 0010 Número 2 0011 Número 3 0100 Número 4 0101 Número 5 0110 Número 6 0111 Número 7 1000 Número 8 1001 Número 9 https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008 https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008 1010 Somar 1011 Subtrair 1100 Multiplicar 1101 Divisão inteira 1110 Resto da divisão 1111 Notificação de erro Sabendo que uma notificação de erro é emitida quando uma operação enviada ao processador não for possível de ser realizada, qual das seguintes operações resultará no código 1111? 1100 0011 0011 0011 0100 0101 1110 1001 1000 1110 0110 0101 1010 0111 0111 Data Resp.: 13/09/2021 14:50:49 Explicação: 0011 0100 0101 6. A partir da expressão: A + (B . C). Escolha a única alternativa que representa uma expressão equivalente A (A + B) . (A + C) (A . B) + (A . C) A + B A + C Data Resp.: 13/09/2021 14:50:54 7. De acordo com a classificação de Flynn, assinale a alternativa correta: Computadores de fluxo múltiplo de instruções, fluxo único de dados - MIMD Computadores de fluxo único de instruções, fluxo múltiplo de dados - SISD Computadores de fluxo múltiplo de instruções, fluxo múltiplo de dados - MIMD Computadores de fluxo único de instruções, fluxo único de dados - MISD Computadores de fluxo único de instruções, fluxo único de dados - SIMD Data Resp.: 13/09/2021 14:51:08 Explicação: https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008 https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008 Computadores de fluxo múltiplo de instruções, fluxo múltiplo de dados - MIMD 8. Ao analisar uma arquitetura de processadores superescalares, podemos citar algumas das suas principais características: I- Possibilita a execução de instruções em pipelines paralelos. II- Pipelines paralelos são possíveis replicando unidades funcionais. III- Utilizam uma combinação de otimização de compiladores e técnicas de hardware para aumentar o nível de paralelismo. Assinale a alternativa que indica qual ou quais das afirmações acima estão corretas: Apenas a afirmação I. Apenas as afirmações II e III. Apenas a afirmação III. Apenas as afirmações I e II. As afirmações I, II e III. Data Resp.: 13/09/2021 14:51:15 Explicação: As afirmações I, II e III. 9. Analise as seguintes definições de pipeline de instruções simples, superescalar e multithreading simultâneo: I. Pipeline instruções simples: instruções individuais que são executadas através de um pipeline de estágios, de maneira que, enquanto uma instrução está sendo executada em um estágio, outra instrução está sendo executada em outro estágio do pipeline. II. Superescalar: um pipeline é construído por meio da replicação de recursos de execução, o que permite a execução paralela de instruções em pipelines paralelos. III. Multithreading simultâneo (SMT): bancos de registros são replicados para que múltiplas threads possam compartilhar o uso dos recursos de pipelines. Assinale a alternativa que indica qual ou quais das afirmações acima estão corretas: Apenas a afirmação I. As afirmações I, II e III Apenas a afirmação III Apenas as afirmações II e III Apenas as afirmações I e II https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008 https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008 Data Resp.: 13/09/2021 14:51:22 10. Em um pipeline de seis estágios a correta sequência de execução de estágios é: DI, FI, CO, FO, EI, WO FI, CO, DI, FO, EI, WO. CO, DI, FI, FO, EI,WO FI, DI, CO, EI FO, WO. FI, DI, CO, FO, EI, WO. Data Resp.: 13/09/2021 14:51:28 Explicação: Em um pipeline de 6 estagios, temos ¿ busca de instrução (BI); ¿ decodificação de instrução (DI); ¿ cálculo de operandos (CO); ¿ busca de operandos (BO); ¿ execução de instrução (EI); ¿ escrita de operando (EO). Mas os termos sao em ingles, logo BI = FI (F de fetch) DI é igual CO é igual BO é FO (F de fecth) EI é igual EO = WO (W de write) https://simulado.estacio.br/bdq_simulados_exercicio_ensineme.asp?num_seq_aluno_turma=157688434&cod_hist_prova=266611605&num_seq_turma=5676583&cod_disc=EEX0008