Para projetar um circuito combinacional que atenda às especificações dadas, podemos utilizar uma tabela-verdade para determinar a saída em função das entradas. De acordo com a descrição, a saída S deve ser nível lógico alto (1) quando os sinais de entrada Sel2Sel1Sel0 assumirem os valores 0, 1, 4 e 6. Para os demais valores das entradas de seleção, a saída deve ser nível lógico baixo (0). A tabela-verdade para o circuito seria a seguinte: | Sel2 | Sel1 | Sel0 | A | S | |------|------|------|---|---| | 0 | 0 | 0 | x | 1 | | 0 | 0 | 1 | x | 1 | | 0 | 1 | 0 | x | 0 | | 0 | 1 | 1 | x | 0 | | 1 | 0 | 0 | x | 0 | | 1 | 0 | 1 | x | 0 | | 1 | 1 | 0 | x | 1 | | 1 | 1 | 1 | x | 0 | A expressão booleana do sinal de saída S, como uma soma de mintermos, pode ser obtida a partir da tabela-verdade. Para isso, observamos as combinações de entradas que resultam em saída 1 e escrevemos a expressão correspondente. S = Σ(0, 1, 6) Portanto, a expressão booleana do sinal de saída S é: S = Sel2' Sel1' Sel0' + Sel2' Sel1' Sel0 + Sel2 Sel1 Sel0' Espero ter ajudado! Se tiver mais alguma dúvida, é só perguntar.
Para escrever sua resposta aqui, entre ou crie uma conta
Compartilhar