Ed
ontem
Vamos analisar as alternativas uma a uma, considerando a principal característica da arquitetura RISC, que é a simplificação do conjunto de instruções e suas vantagens. A) Aumento na quantidade de bits para indicar o código de operação da instrução, aumentando o tamanho do programa. - Isso não é uma vantagem, pois um conjunto reduzido de instruções geralmente permite um uso mais eficiente do espaço. B) Utilização de um decodificador de instruções com nível de complexidade reduzido. - Esta é uma vantagem, pois um conjunto reduzido de instruções permite que o decodificador seja mais simples e eficiente. C) Utilização de um sinal de clock baixo para limitar a velocidade do processador. - Isso não é uma vantagem da arquitetura RISC, pois a velocidade do processador não é necessariamente limitada por um sinal de clock baixo. D) Redução geral na estrutura lógica de processamento, acarretando um alto consumo energético. - Isso é contraditório, pois a simplificação geralmente leva a uma redução no consumo energético, não a um aumento. E) Aumento do tamanho físico do chip devido à necessidade de mais transistores para a CPU. - Isso também não é uma vantagem, já que a arquitetura RISC tende a usar menos transistores devido ao conjunto reduzido de instruções. Portanto, a alternativa correta que indica uma vantagem de se ter um conjunto reduzido de instruções é: B) Utilização de um decodificador de instruções com nível de complexidade reduzido.
Mais perguntas desse material