Buscar

Avaliação Final (Discursiva) - Individual Eletrônica Digital

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

15/10/2022 17:16 Avaliação Final (Discursiva) - Individual
about:blank 1/2
Prova Impressa
GABARITO | Avaliação Final (Discursiva) - Individual
(Cod.:768589)
Peso da Avaliação 4,00
Prova 54753313
Qtd. de Questões 2
Nota 10,00
A eletrônica digital tem seu funcionamento baseado em portas lógicas. Essas portas são 
implementadas, na prática, em circuitos integrados e podem ser utilizadas tecnologias distintas. As 
duas famílias lógicas mais conhecidas são a TTL e a CMOS, que possuem estruturas e características 
técnicas diferentes. Algumas características técnicas importantes são a tensão de alimentação, os 
níveis de tensão e corrente de entradas e saídas, tempo de resposta e quantidade de portas que podem 
ser conectadas numa saída ou numa entrada. Nesse sentido, analise as figuras e responda: 
a) O que significam as siglas VIH, VIL, VOH, VOL? 
b) Qual a faixa de valores de tensão não permitida, para uma entrada e para uma saída, na família 
CMOS de 5 volts?
Resposta esperada
a) VIH significa a tensão mínima que pode ser aplicada numa entrada para que ainda seja
considerada como nível lógico alto (High) por essa entrada.
VIL significa a tensão máxima que pode ser aplicada numa entrada para que ainda seja
considerada como nível lógica baixo (Low) por essa entrada.
VOH significa a tensão mínima que pode ser gerada por uma saída que está em nível lógico alto
(High).
VOL significa a tensão máxima que pode ser gerada por uma saída que está em nível lógico
baixo (Low).
b) para a família CMOS de 5 volts, a faixa de tensão não permitida para uma entrada é de 1,5 V
até 3,5 V e a faixa de tensão não permitida para uma saída é de 0,4 V até 4,4 V.
Minha resposta
A) As siglas referidas tem como significado as faixas de tensões mínimas e máximas
consideradas na entrada e saída logica ou seja VIH é mínima tensão de entrada no nível lógico 1
 VOLTAR
A+
Alterar modo de visualização
1
15/10/2022 17:16 Avaliação Final (Discursiva) - Individual
about:blank 2/2
alto VIL é máxima tensão de entrada no nível lógico 0 baixo VOH é mínima tensão de saída
considerada como nível alto VOL é máxima tensão de saída considerada como nível baixo B)
Serão considerados os valores máximo de entrada ou VIL 1,5 V e o máximo de saída ou VOL
0,4 V, assim como serão considerados como valores mínimos de entrada ou VIH 3,5 V e o
mínimo de saída ou VOH 4,4 V
Retorno da correção
Parabéns, acadêmico, sua resposta atingiu os objetivos da questão e você contemplou o esperado,
demonstrando a competência da análise e síntese do assunto abordado, apresentando excelentes
argumentos próprios, com base nos materiais disponibilizados. Observe que a resposta
formulada por você contempla integralmente o esperado.
As expressões booleanas representam o comportamento ou funcionamento de um circuito 
lógico digital, utilizando operações lógicas sobre as variáveis de entrada e obtendo a saída, ou 
resposta, desse circuito. O funcionamento de um circuito ou sistema digital também pode ser descrito 
utilizando uma tabela verdade. Dessa forma, obtenha a expressão booleana a partir da tabela verdade 
mostrada na figura e explique os passos que utilizou para chegar na expressão booleana.
Resposta esperada
Conforme imagem da resposta esperada.
Minha resposta
A expressão booleana para o resultados dados nesta tabela verdade vem da expressão booleana
de circuito S= A.B.C quando se tem 3 variáveis A,B,C e saída S fazer a transformação em
seguida identificar todas as saídas na tabela verdade com valor 1 e por fim a operação OU entre a
S parciais obtidas com valor 1 _ _ S= ABC _ S= ABC _ S= ABC S= ABC _ _ _ _ S= ABC
+ABC+ ABC+ABC
Retorno da correção
Parabéns, acadêmico, sua resposta atingiu os objetivos da questão e você contemplou o esperado,
demonstrando a competência da análise e síntese do assunto abordado, apresentando excelentes
argumentos próprios, com base nos materiais disponibilizados. Observe que a resposta
formulada por você contempla integralmente o esperado.
2
Imprimir

Continue navegando