Prévia do material em texto
UNIVERSIDADE FEDERAL DE CAMPINA GRANDE - UFCG CENTRO DE ENGENHARIA ELÉTRICA E INFORMÁTICA - CEEI DEPARTAMENTO DE ENGENHARIA ELÉTRICA - DEE DISCIPLINA: LABORATÓRIO DE CIRCUITOS LÓGICOS CURSO DE GRADUAÇÃO EM ENGENHARIA ELÉTRICA 4º RELATÓRIO DE LABORATÓRIO DE CIRCUITOS LÓGICOS 3º CODIFICAÇÃO, DECODIFICAÇÃO E CONVERSÃO DE CÓDIGOS Professor: Fernanda Cecília Correia Lima Loureiro Turma: 04 Aluno: Luís Antônio Acciolly da Silva Matrícula: 121110206 CAMPINA GRANDE - PARAÍBA NOVEMBRO - 2022 SUMÁRIO 1 - INTRODUÇÃO 5 2 – MATERIAIS E MÉTODOS 6 2.1 – MATERIAIS 6 2.2 – MÉTODOS 6 3 – CONCLUSÕES 12 REFERÊNCIAS 13 LISTA DE FIGURAS Figura 1 – Circuito Codificador Binário 8:3. 6 Figura 2 - Saída Y0. 7 Figura 3 - Saída Y1. 7 Figura 4 - Saída Y2. 8 Figura 5 - Circuito Decodificador Binário. 8 Figura 6 - Diagrama elétrico com o CI 74139. 9 Figura 7 - Circuito Conversor de Código Binário. 9 Figura 8 - Diagrama elétrico da montagem do conversor de código binário. 10 LISTA DE TABELAS Tabela 1 - Tabela Verdade Codificador Binário. 6 Tabela 2 - Tabela Verdade Decodificador Binário. 9 Tabela 3 - Tabela Verdade Conversor de Código Binário. 10 1 - INTRODUÇÃO Este relatório procura demonstrar o que foi trabalhado na terceira aula utilizando a placa de montagem no laboratório de circuitos lógicos. A princípio foi implementado um codificador binário 8:3, com as entradas de dados NAA (Nível Alto Ativo), e saída de dados NAA (Nível Alto Ativo). Na segunda tarefa foi pedido um decodificador binário 2:4, com a entrada de dados NAA (Nível Alto Ativo), a entrada de controle de habilitação NAA (Nível Alto Ativo) e saídas de dados (Nível Alto Ativo). Na última atividade teve como objetivo o estudo, especificação e verificação do funcionamento do conversor de código BCD Binário para GRAY com entradas X = X1, X2 e X3 e saídas Y = Y2, Y1 e Y0. 2 – MATERIAIS E MÉTODOS 2.1 – MATERIAIS Os materiais para os experimentos são os disponíveis no laboratório, como o módulo digital da Datapool Eletrônica Ltda 8410, os componentes da família TTL tradicional, cuja numeração é da forma 74xx ou 74LSxx. Para os CIs desta família, a tensão de operação vária de 4,75V à 5,25V. 2.2 – MÉTODOS Iniciando o primeiro experimento, foi necessário a montagem mostrada na figura 1. Figura 1 - Circuito Codificador Binário 8:3. Iniciando o primeiro experimento é recomendado a montagem da tabela verdade, visto na Tabela 1. Tabela 1 - Tabela Verdade Codificador Binário. X7 X6 X5 X4 X3 X2 X1 X0 Y2 Y1 Y0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 1 0 0 0 0 1 1 0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 0 1 0 1 0 0 0 0 0 0 1 1 0 1 0 0 0 0 0 0 0 1 1 1 É possível utilizar uma simplificação nas saídas da tabela verdade, a fim de obter expressões para cada saída. Dessa forma, foi constatado que as saídas possuem as seguintes expressões: Y2 = X4 + X5 + X6 + X7 Y1 = X2 + X3 + X6 + X7 Y0 = X1 + X3 + X5 + X7 É possível notar que os circuitos montados utilizam de uma porta OR de 4 entradas e uma saída, alterando apenas qual a porta de entrada que é ligada. Nas figuras 2,3 e 4 é visto o diagrama elétrico do circuito implementado. Figura 2 - Saída Y0. Figura 3 - Saída Y1. Figura 4 - Saída Y2. Iniciando o segundo circuito, foi implementado a montagem da figura 5. Figura 5 - Circuito Decodificador Binário. No segundo circuito é recomendado a montagem da tabela verdade, visto na Tabela 2. Tabela 2 - Tabela Verdade Decodificador Binário. A1 A0 H Z0 Z1 Z2 Z3 0 0 1 1 0 0 0 0 1 1 0 1 0 0 1 0 1 0 0 1 0 1 1 1 0 0 0 1 No laboratório contava com o CI 74139, que foi utilizado na montagem do circuito, atentando que o H e as saídas estavam barradas. O diagrama elétrico do circuito é visto na figura 6. Figura 6 - Diagrama elétrico com o CI 74139. No último experimento foi utilizado a montagem da figura 7. Figura 7 - Circuito Conversor de Código Binário. No último circuito é recomendado a montagem da tabela verdade, visto na Tabela 3. Tabela 3 - Tabela Verdade Conversor de Código Binário. X2 X1 X0 Y2 Y1 Y0 0 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 1 1 0 1 1 0 1 0 1 0 0 1 1 0 1 0 1 1 1 1 1 1 0 1 0 1 1 1 1 1 0 0 É possível utilizar uma simplificação nas saídas da tabela verdade, a fim de obter expressões para cada saída. Dessa forma, foi constatado que as saídas possuem as seguintes expressões: Y2 = X2 Y1 = ~X2X1 + X2~X1, que equivale a uma XOR entre X2 e X1 Y0 = X1~X0 + ~X1X0, que equivale a uma XOR entre X1 e X0 O diagrama elétrico do circuito é visto na figura 8. Figura 8 - Diagrama elétrico da montagem do conversor de código binário. 3 – CONCLUSÕES Portanto, para a realização desta prática foi necessário a leitura do roteiro disponibilizado e a utilização dos materiais do laboratório. Dessa forma, é possível conciliar as teorias aprendidas na matéria de circuitos lógicos, com a prática nesta disciplina de laboratório de circuitos lógicos. REFERÊNCIAS Slides e material disponibilizado pela professora. Tutorial: Quartus II Introduction Using Verilog Design – Altera ®. • Elementos de Eletrônica Digital – I.V. Idoeta, F.C. Capuano – Editora Érica, 2003. • Verilog HDL Synthesis – J. Bhasker – Star Galaxy Publishing, 1998. • Altera Website – http://www.altera.com • Apostila: Projeto de Sistemas Digitais na Atualidade – UFPB/CCT/DEE - A. Scaico, 2000. Figura 1 - Autoria própria. Figura 2 - Autoria própria. Figura 3 - Autoria própria. Figura 4 - Autoria própria. Figura 5 - Autoria própria. Figura 6 - Autoria própria. Figura 7 - Autoria própria. Figura 8 - Autoria própria.